- 1、本文档共38页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《ARM存储系统》.pdf
ARM带Cache的内核的存储系
统及管理简要介绍
T H E A R C H I T E C T U R E F O R T H E D I G I T A L W O R L D
TM 1
带Cache的ARM 宏单元举例
JTAG 及非AMBA信号
CP15
ARM 控制逻辑
内核
地址
MMU AMBA
址 数据 或 AMBA 总线
地 MPU 写缓冲 接口 接口
数据写
数据读
Cache
带Cache处理器初步 (91v07 ) TM 2 2
议程
Cache、同步和写缓冲介绍
存储器保护单元
内存管理单元
紧耦合存储器
带Cache的ARM处理器
带Cache处理器初步 (91v07 ) TM 3 3
什么是cache?
位于处理器中的少量高速缓冲存储器,
保存最近被访问的存储空间内容的备份
哪些存储空间需要读入到cache中,要通过MMU 或MPU来控制
依赖于内存的重使用
仅用来改善速度较慢的存储器或总线宽度较窄的存储器的性能
降低对总线宽度的要求
减少功耗
Cache 地址
总线 外部
CPU
接口 数据 存储器
带Cache处理器初步 (91v07 ) TM 4 4
Cache 的用法
数据以每次传送一行(line)的方式复制到cache 中
每个cache行包含连续的数据
Cache行按其自然的行边界尺寸分配
Cache中的数据一旦被获取后,立即对内核有效
这一处理就是大家所知的数据流动(streaming)
在一个cache 读操作不命中后,将激发cache 行内容的填充
但新数据应放在cache 的什么位置?
ARM 处理器支持以下置换策略中的一个或多个:
随机,
循环轮换
轮换指针指向下一个要填充的cache 行
已经使用过的行将被收回和替换
对回写数据cache而言, 任何改过的数据都要写到存储器中
带C
您可能关注的文档
- 《@开房大典】网络在线申请与OpenQuestion开放题二零一六年应届生求职网_@地产智库8848(九舍会)人力资源》.pdf
- 《@开房大典】职能_家居装饰行业求职大礼包二零一六年应届生求职网_@地产智库8848(九舍会)人力资源》.pdf
- 《@朱庆育民法总论讲义大纲》.pdf
- 《A Stage Where Every Man Must Play a Part Spring 1999》.pdf
- 《A006Java注释》.pdf
- 《A007关于环境保护的南极条约议定书》.pdf
- 《A0097_S7- 300CPU存储器介绍与存储卡的使用》.pdf
- 《a8会计采用资产负债表债务法问题的思考》.pdf
- 《a90年代拉美国家财政改革的经验与教训》.pdf
- 《AACE糖尿病指南-二零一六》.pdf
文档评论(0)