《面向FPGA的低功耗多路选择器设计方法-论文》.pdfVIP

  • 10
  • 0
  • 约8.65千字
  • 约 7页
  • 2016-01-04 发布于河南
  • 举报

《面向FPGA的低功耗多路选择器设计方法-论文》.pdf

《面向FPGA的低功耗多路选择器设计方法-论文》.pdf

第45卷第5期 中南大学学报(自然科学版) 、,01.45 NO.5 2014年 5月 JournalofCentralSouthUniversity(ScienceandTechnology) May2014 面向FPGA的低功耗多路选择器设计方法 李列文 一,桂卫华 ,阳春华 ,胡小龙 (1.中南大学 信息科学与工程学院,湖南 长沙,410075; 2.长沙师范学院 电子信息工程系,湖南 长沙,410100) 摘要:针对现场可编程门阵YU(FPGA)因集成度与速度提高引起的功耗问题,提出一种适合于FPGA的低功耗多路 选择器设计方法。该方法基于FPGA中被使用的多路选择器内存在大量闲置晶体管这一现象,采用反向衬底偏置 技术对被使用多路选择器中闲置晶体管的泄漏电流进行优化。仿真结果表明:与传统结构多路选择器相比,在保 证其他性能的前提下,采用该方法设计的多路选择器泄漏功耗可降低约28.97%。此外,该方法也可应用于FPGA 中未被使用多路选择器泄漏电流的优化,可以进一步大幅度降低FPGA的静态功耗。 关键词:低功耗;多路选择器;反向衬底偏置技术;现场可编程门阵列 中图分类号:TN402 文献标志码:A 文章编号:1672—72O7(2014)05—1496—07 Designoflow—powermultiplexersforFPGA LILiewen一,GUIW eihua,YANG Chunhua,HU Xiaolong (1.SchoolofInformationScienceandEngineering,CenrtalSouthUniversity,Changsha410075,China; 2.DepartmentofElectronicInofrm~ionEngineering,ChangshaNormalUniversity,Changsha410100,China) Abstract:Aimingattheincreasinglyseriouspowerdissipationproblemoffieldprogrammablegatearray(FPGA)caused bytheirgrowingintegrationandspeed,anew designmethodformultirllexerssuitableofrFPGA wasproposed.Basedon thephenomenonoftheusedmultiplexersinFPGA conatiningmanyidletransistors,hteproposedmehtodreducesthe leakagepowerdissil:lationofidletransistorsinmultiplexerbyusingreversebodybiastechnique.Thesimulationresults show thatthelekaagepowerofmultiplexersdesignedwithhtenew mehtodcanbereducedbyabout28.97% ofthatof conventionallydesignedmultiplexerswhilemaintainingotherperfomr ance.Inaddition,theproposedmethodcanreduce hteleka agepowerdissipationofunusedmultiplexersinFPGAandfurthersharplyreducethestaticpowerofFPGA. Keywords:lowpower;multipllexer;reversebodybiastechnique(RBB);fieldprorgammablegatearray(FPGA) 现场可编程门阵列(fieldprogrammablegatearray, 的难题,功

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档