- 1、本文档共39页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TEC计算机组成原理实验资料.ppt
TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验任务 观察上述各单元中的内容是否正确。注意:总线上禁止两个以上部件同时向总线输出数据。当存储器进行读出操作时,必须关闭SW-BUS三态门!当向AR送入地址时,双端口存储器不能被选中。 (4)通过双端口存储器的右端口,读出数据,观察结果是否正确。演示 (5)双端口存储器的并行读写和访问冲突测试。演示 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验要求 做好实验预习,掌握IDT7132双端口存储器的功能特性及使用方法。 写出实验报告,内容: 实验目的 实验任务的数据表格,检测结果。 可研究讨论的其它问题。 TEC-5 北京邮电大学计算机学院系统结构实验室 * 三 数据通路组成实验 进一步熟悉计算机的数据通路; 将双端口通用寄存器堆和双端口存储器模块联机; 掌握数字逻辑电路中故障的一般规律,以及排除故障的一般原则和方法; 锻炼分析问题与解决问题的能力,在出现故障的情况下,独立分析故障现象并排除故障。 TEC-5 北京邮电大学计算机学院系统结构实验室 * 电路框图 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验设备 TEC-5计算机组成原理实验系统1台; TDS1001数字存储示波器1台; 逻辑测试笔1支。 TEC-5 北京邮电大学计算机学院系统结构实验室 * 参考连线: 数据通路 RS0 RS1 RD0 RD1 WR0 WR1 LDRi LDDR1 模拟开关 K0 K1 K2 K3 K4 K5 K6 K7 数据 通路 RS– BUS# SW– BUS# ALU– BUS# RAM– BUS# LR/W# CEL# LDAR# 模拟 开关 K8 K9 K10 K11 K12 K13 K14 数据通路 AR+1 CER# Cn# M S0 S1 S2 S3 模拟开关 地 Vcc Vcc 地 地 地 地 地 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验任务 将实验电路与控制台的有关信号进行线路连接,方法同前面的实验。 用8位SW7~SW0数据开关向RF中的四个通用寄存器分别置入以下数据:R0 0FH, R1 0F0H, R2 55H, R3 0AAH。 演示 用8位数据开关向AR送入地址0FH,然后将R0中的数据0FH写入双端口存储器中。用同样的方法,依次将R1,R2,R3中的数据分别置入RAM的0F0H,55H,0AAH单元。演示 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验任务 分别将RAM的0AAH单元数据写入R0,55H单元数据写入R1,0F0H单元数据写R2, 0FH单元数据写入R3。然后将R0~R3中的数据读出,验证数据的正确性,并记录数据。演示 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验要求 做好实验预习,掌握实验电路的数据通路特点和通用寄存器堆的功能特性。 写出实验报告,内容: 实验目的 详细的实验步骤,记录实验数据。 其他值得讨论的问题。 * * * * * 北京邮电大学计算机学院系统结构实验室 课程实验 北京邮电大学 计算机学院实验中心 系统结构实验室 2013年3月 TEC-5 北京邮电大学计算机学院系统结构实验室 * 课程实验 TEC-5计算机组成原理实验系统 1 运算器组成实验 (3学时); 2 双端口存储器原理实验 (3学时); 3 数据通路组成实验 (3学时); 4 微程序控制器组成实验 (3学时); 5 CPU组成和机器指令执行实验(4学时); TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验系统简介 控制台; 数据通路; 控制器; 用户自选器件试验区; 时序电路; 电源部分; TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验系统简介 控制台开关 控制器 数据通路 时序电路 数据 开关 脉冲按钮 拨动开关 TEC-5 北京邮电大学计算机学院系统结构实验室 * 实验系统简介 微命令指示灯 PC指示灯 IBUS指示灯 ABUS指示灯 DBUS指示灯 电源指示灯及插座 逻辑笔插座及指示 控存改写 IDT7132 控存E2PROM 运算器74LS181 寄存器堆isp1016 TEC-5 北京邮电大学计算机学院系统结构实验室 * 数据通路总体框图 数据 指令 RAM IDT7132 A B RF ispLSI1016 DR1 74LS273 DR2 74LS273 AR 74LS163 PC 74LS163 控制台 ALU 74LS181 A B 控制器 IR S3 S2 S1 S0 LDDR1 T2 LDDR2 T2 LDAR#T2 LDPC# T2 RAM-BUS# LR/W# T2 CEL# CER# PC+1
文档评论(0)