实验2七人表决器要点.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ZY11EDA13BE实验箱简介 1. 实验箱俯视图 1. 确定目标器件 2. 引脚锁定 编程下载 20. ALTERA公司EP1K100数字适配板 21. LATTICE公司ispPAC20模拟适配板 22. 单片机扩展板 23. 点阵、交通灯扩展板 一、实验目的 1. 复习组合逻辑电路实验内容。 2. 熟悉ZY11EDA13BE实验箱。 3. 初步了解CPLD/FPGA层次化的设计方法。 七人表决器,即七人参与表决,超过半数投赞成票,表决通过,否则不通过。实验可参考以下思路设计。 首先设计一个全加器,并生成如下图所示符号,即将f_adder模块编译成工作库(当前项目设计文件夹)中的一个元件。 二、基本原理 全加器符号 我们分析一下七人表决器全加结果CBA(从高位到低位)中有八种情况:000-111,输出为“1”的量为100-111,根据这种真值表用卡诺图化简可得出最简逻辑表达示为OUT=C,即全加结果最高位决定了结果。多位加法器实现的最基本组合逻辑单元为全加器,在全加器的基础上我们用层次化设计方法即可实现七人表决器。 三、实验内容 1. 利用MaxplusII软件设计一个七人表决器,设计方法不限 。 2. 对七人表决器电路进行时序仿真。 3. 对七人表决器电路进行下载,验证电路的正确性。 1) 将设计结果编程/下载到目标器件中。但因为前面编译时,是由编译器自动为你的设计选择目标器件并进行管脚锁定的,所以为使设计符合用户要求,将由用户进行目标器件选择和管脚锁定。 EDA-E实验箱上使用的目标器件为ACEX1K系列中EP1K30QC208-2 全称意义:EP1K30QC208-2 Altera公司ACEX1K系列中器件 3万典型门:30*1K(1000) 贴片封装 芯片管脚数 速度等级,单位为ns 2)器件选择方法: A.菜单“Assign”下选择“Device”项可打开如下图所示的器件选择对话框; B.单击“Device Family”区的下拉按钮,可进行器件系列选择,选择ACEX1K; C.去掉速度等级限制的选择项; D.在器件型号列表区找出目标器件并双击选中。 E.若没有选配的配置器件(EPC2LC20)则点击“OK”按钮完成了目标器件选择功能,否则点击“Device Options…”按钮,进行下面的配置设置。 F.出现右图所示图形,按右图所示选择配置器件EPC2LC20 ,则点击“OK”按钮完成了配置器件选择。返回到器件选择对话框,击点“OK”按钮,这样就完成了所有目标器件设置。 1)调出引脚锁定对话框。 注意:管脚定义跟目标器件及硬件相关。 2)定义引脚 特别注意:引脚重新定义后必须再通过编译器“Compile”对文件重新进行编译,以便将引脚信息编入下载文件中。 目标芯片为ACEX1K系列的EP1K30QC208-2,芯片45、46脚对应硬件按键1、2,19、24脚对应硬件发光二极管1、2。 输入半加器的端口名 输入目标芯片对应管脚号 增加到列表框 引脚锁定列表框 端口输入输出类型选择 3)锁定后重新编译;  引脚重新定义后必须再通过编译器“Compile”对文件重新进行编译,以便将引脚信息编入下载文件中。此时回到原来的设计文件“7vote.gdf”上的输入输出信号旁都标有其对应的管脚号。 1)将25针下载电缆线一端插入LPT1(打印机口即并行口),另一端连接到实验箱主板系统的通用编程模块DB25接口,再用十针连接线一端插入该模块JTAG下载接口固定不变,另一端连接到主板系统的配置模块中目标芯片的下载接口,打开系统主板电源。 * * 实验2 七人表决器 本实验箱采用先进的主板+适配板+扩展板的灵活结构,并采用ALTERA公司ACEX系列3万门的FPGA器件EP1K30QC208-2为核心处理芯片。提供1968个寄存器,24576个存储位,30000个典型门,因此EP1K30非常适合于构建复杂逻辑功能和存储功能。 2. 核心芯片俯视图 EP1K30包含一个嵌入式阵列来完成存储功能,一个逻辑阵列来完成通用逻辑功能和众多的引脚从而使其可以作为接口与系统组件有效连接。 做实验时切记不要用手触摸核心芯片A,静电可能会损坏此贴片芯片。 3. 电源模块 电源模块包括3个开关,7个电压输出插孔。其 中交流开关用于打开从220V交流电源接入的内部变压器,为实验箱提供基本工作电源。打开交流开关,电源指示灯PL0亮,实验箱进入待机状态。按钮开关APW1用于打开主板中模块工作电源,按下APW1后,电源指示灯PL1亮,实验箱进入工作状态,为系统提供+5V,+3.3V,+2.5V,+1.8V电源 。按钮开关APW2用于打

文档评论(0)

武神赵子龙 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档