现态 触发器在每次时钟脉冲触发沿到来之前的状态。 次态 触发器在每次时钟脉冲触发沿到来之后的状态。 触发器的逻辑功能 是指次态与现态、输入信号之间的逻辑关系,可用特性表、特性方程或状态转换图描述。 1D C1 Q Q D CP 1T C1 Q Q T CP 1J C1 Q Q J CP 1K K 1S C1 Q Q S CP 1R R D触发器 JK触发器 T触发器 SR触发器 注意 触发器的逻辑功能与电路结构是两个不同的概念。同一逻辑功能的触发器可由不同的电路结构来实现。 5.4.1 D 触发器 1、特性表 0 1 0 1 0 0 1 1 Qn+1 D Qn 输 出 输 入 2、特性方程 3、状态图 0 1 D=0 D=1 D=0 D=1 0 1 0 1 功 能 D 置 0 置 1 × × 0 1 Qn+1 Qn D 输 出 输 入 5.4.2 JK 触发器 1、特性表 0 0 1 1 0 0 1 1 J 0 1 0 1 0 1 0 1 0 0 0 0 1 1 1 1 Qn+1 K Qn 输 出 输 入 2、特性方程 3、状态图 0 1 J=1 K=× J=× K=1 J=0 K=× J=× K=0 0 0 1 1 1 1 0 0 特性表 时序图 CP J K Q 1 2 3 4 1 1 5.4.3 T 触发器
原创力文档

文档评论(0)