- 37
- 0
- 约4.54千字
- 约 25页
- 2016-06-09 发布于湖北
- 举报
电子线路课程设计 设计课题名称:篮球24秒竞赛计时器 课题组成员 课题组长: 郭 课题组成员:李 课题组成员:杨 任务分配: 郭鹏伟:PCB绘制、Word文档 李雄杰:Proter 99 SE原理图绘制、PPT文档设计 杨坤林:板子焊接、Proteus仿真 课程设计任务书 一、任务 设计并制作一个篮球竞赛计时器 二、基本要求 1.设计计时器为24s递减计时器,其计时间隔为1s; 2.设置外部操作开关,控制计时器的直接清零、启动和暂停/连续功能; 3.准确计时,具有显示24秒计时功能; 4.计时器递减计时到零时,数码显示器不能灭,同时发出光电报警信号。 三、提高部分 1. 安装自己设计的电路 (1)检查元器件??? (2)对电路进行组装:按照自己设计的电路,在PCB板上插接元器件并焊接。焊接完毕后,应对照电路图仔细检查,看是否有错接、漏接、虚焊的现象。 2. 通电调式??? (1)通电测试:对安装完成的电路板的参数及工作状态进行测量,以便提供调整电路的依据。??? (2)通电调试:经过反复的调整和测量,使电路的性能达到要求。 1 总体框图设计 本电路主要有五个模块组成:秒脉冲发生器、24进制减法计数器单元、译码显示电路、控制电路和报警电路。其中秒脉冲发生器,用555定时器作为振荡电路,产生周期为1秒的脉冲;24进制减法计数器单元,采用两块74LS192芯片做级联组成;译码显示电路采用74LS48芯片和七段共阴LED数码管组成;控制电路可以直接控制计数器启动/复位、暂停/连续计数;当控制电路的复位开关闭合时,在数码管上显示数字24,每当一个秒脉信号输入到计数器时,数码管上的数字就会自动减1,当计时器递减到零时,当计时器递减计时到零时,显示器显示00,并且报警电路发出光电报警与蜂鸣信号。 2 单元电路设计 2.1秒脉冲发生器的设计 2.1.1NE555定时器 根据设计要求,电路需要产生时间间隔为一秒的震荡脉,以成正确的计数功能。在此选择NE555定时器来设计此电路。其内部结构图和引脚封装图如图2.1所示。 NE555定时器是一种中规模集成电路,外形为双列直插8脚结构,体积较小,使用起来方便。只要在外部配上适当的电阻、电容等元件,就可以构成史密特触发器、单稳态触发器及多谐振荡器等脉冲信号产生与变换电路。引脚功能:6脚:TH为高电平触发端,简称高触发端,又称阈值端;2脚:是低电平触发端,简称低触发端;5脚:Vco是控制电压端,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰;3脚:OUT是输出端;7脚:DISC是放电端;4脚:是复位端;8脚:外接电源VCC;1脚:接GND。 2.2.2 秒脉冲发生器 本单元采用555定时器组成多谐振荡电路,如图2.2所示。 Tw1=Cln2≈0.7C Tw2=(+)Cln2≈0.7(R1+R2)C 2.2 24s减法计数单元的设计 2.2.1 74LS192计数器 74LS192是双时钟方式的十进制可逆计数器。CPU为加计数时钟输入端,CPD为减计数时钟输入端。PL为置数输入控制端,可以完成异步置数,低电平有效。MR为复位输入端,高电平有效,可以完成异步清零。TCU和TCD是进位、借位输出端(低电平有效)。P3-P0是并行数据输入端,Q3-Q0是数据输出端。其引脚图如图2.3所示。 2.2.2二十四进制减法计数 在本次设计中,我们利用两块相同的74LS192芯片做级联,然后组成24进制的减发计数单元。其接线图如图2.4所示 2.3译码显示单元电路的设计 2.3.1 74LS48译码器 74LS48除了有实现7段显示译码器基本功能的输入(DCBA)和输出(Ya~Yg)端外,7448还引入了灯测试输入端(LT)和动态灭零输入端(RBI),以及既有输入功能又有输出功能的消隐输入/动态灭零输出(BI/RBO)端。其引脚图如图2.5所示。 2.3.2共阴极数码管 数码显示器可显示系统的运行状态及工作数据,我们所选用的是发光二极管(LED)显示器,它分为两种,共阴极、(BS201/202)与共阳极(BS211/212),我们所选的是共阴极,它是将发光二极管的阴极短接后作为公共极。驱动信号为高电平时,数
原创力文档

文档评论(0)