时序逻辑电路的分析和设计(第五版教材)重点.pptVIP

  • 42
  • 0
  • 约6千字
  • 约 43页
  • 2016-11-27 发布于湖北
  • 举报

时序逻辑电路的分析和设计(第五版教材)重点.ppt

6 时序逻辑电路的分析和设计 概述 6.1 时序逻辑电路的基本概念 逻辑关系方程: 6.1.2 时序逻辑电路的分类 2、从输出信号的特点分: 6.1.3 时序电路的四种描述方法 2、状态转换表 4、时序图 6.2 时序逻辑电路的分析 6.2.2 同步时序逻辑电路的分析举例 4.列出其状态转换表,画出状态转换图和波形图。 电路状态图 画出波形图 5. 确定逻辑功能 分析下图所示同步时序逻辑电路,试画出在CP时钟脉冲信号作用下,电路L1~L4的波形图,并确定电路逻辑功能。(设各触发器初态均为0) 3. 求出电路状态方程 4. 求输出方程 5. 列出其状态转换表,画出状态转换图和波形图 画出状态图 6.电路自启动能力的确定 6.2.3 异步时序逻辑电路的分析举例 2. 异步电路分析举例: 2. 异步电路分析举例(续): (3) 列出电路状态转换表 6.3 同步时序逻辑电路的设计方法 根据设计要求和给定条件建立原始状态图 状态化简,求出最简状态图 ; 状态编码(状态分配); 确定触发器的类型和个数 ; 求出电路的状态方程,驱动方程和输出方程 ; 画出逻辑图并检查自启动能力 6.3.2. 同步时序逻辑电路设计举例 列出原始状态转换表: (4) 确定触发器的类型和个数 画出触发器Q2n+1、Q1n+1的卡诺图 (6) 画出逻辑图 试设计一个同步时序电路,要求电路中触发器Q0、Q1、Q2及输出Y端的信号与CP时钟脉冲信号波形满足下图所示的时序关系。 (2) 写出电路的状态方程、驱动方程和输出方程 检查自启动能力 检查自启动能力 *例 3 分析如图所示异步时序逻辑电路,画出电路状态图和波形图。 (3)列电路状态转换真值表 (3) 列电路状态转换真值表 上图之表 (4) 画出状态图和波形图 1 0 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 1 0 0 0 0 1 0 0 0 1 1 0 0 0 0 0 0 0 0 Z Q1n+1 Q2n+1 Q1n Q2n X Qn+1=D 求触发器的驱动方程 求输出方程 Z=XQ2 Z=XQ2 { end } *例2 据题意可直接由波形图画出电路状态图。 解: 前3步可以省去,直接从第(4)步开始。 (1) 确定触发器的类型和个数 选择三个上升沿触发的JK触发器。 求状态方程: 1 0 0 0 0 0 1 0 0 0 1 1 1 0 0 1 1 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 0 0 0 Z Q0n+1 Q1n+1 Q2n+1 Q0n Q1n Q2n 求驱动方程: J2=0 K2= J0=Q2n K0=1 J1=Q0n K1=Q0n Y=Q2 (3) 画出逻辑图 1 0 0 0 0 0 1 0 0 0 1 1 1 0 0 1 1 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 0 0 0 Z Q0n+1 Q1n+1 Q2n+1 Q0n Q1n Q2n 101 110 111 无 效 状 态 010 111 100 求状态方程: 电路不具备自启动能力 (2) 求电路状态方程 解 (1) 写出电路方程式 ① 时钟方程 ② 驱动方程 D2= Q0 Q1 0 0 1 0 0 1 1 1 1 0 1 0 0 0 0 0 0 1 1 0 1 0 0 1 0 1 0 1 0 0 0 0 1 0 0 0 0 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 0 0 0 0 D0 CP0 D1 CP1 D2 CP2 D2= Q0 Q1 0 0 1 0 0 1 1 1 1 0 1 0 0 0 0 0 0 1 1 0 1 0 0 1 0 1 0 1 0 0 0 0 1 0 0 0 0 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 0 0 0 0 D0 CP0 D1 CP1 D2 CP2 D2= Q0 Q1 * 主要内容及基本要求 逻辑电路可分为 两大类: 1、组合电路: 2、时序电路: 由若干逻辑门组成,电路不具记忆能力。 电路的输出仅仅与当时的输入有关。 存储电路,因而具有记忆能力。 电路的输出不仅与当时的输入有关,而且还与电路原来的状态有关。 时序逻辑电路是数字逻辑电路的重要组成部分。 延迟元件或触发器 6.1.1 时序逻辑电路的结构 组合电路 存储电路 Z1 Zj Y1 Yr Q1 Qr X1 Xi

文档评论(0)

1亿VIP精品文档

相关文档