第五章MOS电路版图设计研讨.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章MOS电路版图设计研讨

第五章 MOS电路版图设计;§5-1 MOS管图形尺寸的设计; 思考题;5.1.1 MOS管宽长比(W/L)的确定 1. NMOS逻辑门电路;5.1.1 MOS管宽长比(W/L)的确定 1. NMOS逻辑门电路(续);5.1.1 MOS管宽长比(W/L)的确定 2. CMOS逻辑门电路;5.1.1 MOS管宽长比(W/L)的确定 2. CMOS逻辑门电路(续);5.1.1 MOS管宽长比(W/L)的确定 3. 传输门电路;5.1.2 MOS管沟道长度(L)的确定;5.1.3 MOS管沟道宽度(W)的确定;5.1.4 MOS管源漏区尺寸的确定;§5-2 版图的布局布线; 思考题;5.2.1 布局 1.布局的基本原则;5.2.1 布局 2.布局示例1 电子表芯片;5.2.1 布局 2.布局示例2 存储器模块;5.2.2 布线 1. 布线基本原则;5.2.2 布线 2. 布线示例;5.2.3 优化设计 1. 源漏区面积优化;5.2.3 优化设计 2. 器件排序优化;5.2.3 优化设计 3. 宽沟器件的优化设计;5.2.3 优化设计 4. 复用单元的设计;§5-3 CMOS电路的抗闩锁设计; 思考题;5.3.1 CMOS电路中的闩锁效应;5.3.2 抗闩锁设计的基本原则;5.3.3 内部电路的抗闩锁设计;5.3.3 内部电路的抗闩锁设计 版图示例1;5.3.3 内部电路的抗闩锁设计 版图示例2;5.3.3 内部电路的抗闩锁设计 版图示例3;5.3.4 芯片外围电路的抗闩锁设计;5.3.4 芯片外围电路的抗闩锁设计 双环结构示意图;5.3.4 芯片外围电路的抗闩锁设计 输出驱动单元局部版图示例;§5-4 MOS电路的抗静电设计; 思考题;5.4.1 MOS电路抗静电设计的必要性;5.4.2 MOS电路抗静电设计思想;5.4.3电阻-二极管保护电路 1. 基本原理;5.4.3电阻-二极管保护电路 1. 基本原理(续);5.4.3电阻-二极管保护电路 2. 版图示例;5.4.4 MOS晶体管保护电路 1. 基本原理;5.4.4 MOS晶体管保护电路 2.版图示例;5.4.5 双极晶体管保护电路 1. 基本原理;5.4.5双极晶体管保护电路 2.版图示例;§5-5 版图设计方法; 思考题;5.5.1全定制(full-custom)设计方法 1.概念及特点;5.5.1全定制(full-custom)设计方法 2.常用的CAD工具;5.5.1全定制(full-custom)设计方法 3.版图举例;5.5.2标准单元(Standard Cell)设计方法 1.概念;5.5.2标准单元(Standard Cell)设计方法 2.??点;5.5.2标准单元(Standard Cell)设计方法 3.芯片结构;5.5.2标准单元(Standard Cell)设计方法 4.标准单元库的组成;5.5.2标准单元(Standard Cell)设计方法 5.标准单元电路设计考虑;5.5.2标准单元(Standard Cell)设计方法 6.标准单元版图设计考虑;5.5.2标准单元(Standard Cell)设计方法 7.标准单元版图举例;5.5.2标准单元(Standard Cell)设计方法 8.标准单元法芯片版图设计一般过程;5.5.2标准单元(Standard Cell)设计方法 9.标准单元法设计阶段性局部版图;5.5.3门阵列(Gate Array)设计方法 1.门阵列母片;5.5.3门阵列(Gate Array)设计方法 2.门阵列法芯片设计;5.5.3门阵列(Gate Array)设计方法 3.门阵列法的特点;5.5.3门阵列(Gate Array)设计方法 3.门阵列法芯片结构;5.5.3门阵列(Gate Array)设计方法 4.内部单元阵列举例;5.5.3门阵列(Gate Array)设计方法 5.内部单元电路连线库举例;5.5.3门阵列(Gate Array)设计方法 6.I/O单元结构;5.5.4 积木块(BBL)设计方法 1.概念及特点;5.5.4 积木块(BBL)设计方法 2.芯片结构;5.5.4 积木块(BBL)设计方法 3.芯片版图实例;5.5.5可编程逻辑器件设计方法

文档评论(0)

ddf55855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档