chp2微机原理与接口技术-周荷琴第5版ppt研讨.pptVIP

chp2微机原理与接口技术-周荷琴第5版ppt研讨.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
chp2微机原理与接口技术-周荷琴第5版ppt研讨

通过本章学习,应掌握以下内容: 8086CPU结构 CPU引脚及其功能 存储器组织 8086工作模式和总线操作 第二章、8086CPU §2.1 8086CPU的内部结构 一、 8086的内部结构及工作过程 微处理器 8086从功能上分为两部分:总线接口部分(BIU),执行部分(EU)。 两部分各自执行自己的功能并行工作,这种工作方式与传统的 计算机在执行指令时的串行工作方式相比极大地提高了工作效率。 AH AL BH BL CH CL DH DL SP BP DI SI 通用寄存器 运算寄存器 ALU 标志 执行部分控制电路 1 2 3 4 5 6 CS DS SS ES IP 内部寄存器 I/O控制电路 地址加法器 20位 16位 8位 指令队列缓冲器 外总线 执行部件 总线接口部件 8086CPU结构图 1、总线接口部件(BIU) 功能: (1)从内存取指令送到指令队列。 (2)CPU执行指令时,到指定的位置取操作数,并将其送至要求的位置单元中。 总线接口部件的组成: (1)四个段地址寄存器 P25 CS,16位代码段寄存器; DS,16位数据段寄存器; ES,16位附加段寄存器; SS,16位堆栈段寄存器。 (2)16位指令指针寄存器IP(PC)。 P25 (3)20位的地址加法器。 (4)六字节的指令队列缓冲器。 说明: (1)指令队列缓冲器:在执行指令的同时,将取下一条指令,并放入指令队列缓冲器中。CPU执行完一条指令后,可以执行下一条指令(流水线技术)。提高CPU效率。 (2)地址加法器:产生20位地址。CPU内无论是段地址寄存器还是偏移量都是16位的,通过地址加法器产生20位地址。 2、执行部件 作用: (1)从指令队列中取出指令。 (2)对指令进行译码,发出相应的控制信号。 (3)接收由总线接口送来的数据或发送数据至接口。 (4)进行算术运算。 执行部件的组成: (1)4个通用寄存器AX、BX、CX、DX。 P24 四个通用寄存器都是16位或作两个8位来使用。 (2)4个专用寄存器 P24 SP------堆栈指针寄存器 BP------基址指针寄存器 DI-------目的变址寄存器 SI------- 源变址寄存器 (3)标志寄存器 (4)算术逻辑单元ALU 完成8位或者16位二进制算术和逻辑运算,计算偏移量。 (6)标志寄存器 P25 16位寄存器,其中有7位未用。 D15 D0 OF DF IF TF SF ZF AF PF CF 进借位标志 奇偶标志 半进借位标志 零标志 符号标志 单步中断 中断允许 方向标志 溢出标志 1-有进、借位 0-无进、借位 1-低8位有偶数个1 0-低8位有奇数个1 1-低4位向高4位有进、借位 0-低4位向高4位无进、借位 1-结果为0 0-结果不为0 8088与8086内部结构的区别P23 3、8086CPU工作过程P23 2.1.2 8086CPU内部寄存器 数据寄存器 地址指针和变址寄存器 段寄存器 指令指针 标志寄存器 §2.2 8086CPU的引脚及其功能 8086CPU可在两种模式下工作: 最小模式:只有一8086CPU。 最大模式:有两个或两个以上的CPU,一个为主CPU8086,另一个为协CPU8087。 各个引脚功能介绍:p28-31 T1 T3 总线周期 HOLD HLDA RQ/GT0 RQ/GT1 §2.3 8086CPU的存储器组织 2.3.1 段地址和偏移地址 段地址和偏移地址组合成物理地址 默认段寄存器和偏移地址寄存器 CS:IP SS:SP/BP DS:BX/SI/DI ES:DI 堆栈的设置和操作 T1 T3 2.3.2 8086存储器的分体结构 奇地址 偶地址 00001H 00003H 00000H 00002H FFFFEH FFFFFH …. …. BHE A0 A0 ~ A19 BHE D8 ~ D15 D0 ~ D7 地址交叉 排列 8086 D0 ~ D15 规划字(对准字)存放 : 偶地址作为字的地址 非规划字(非对准字)存放 : 奇地址作为字的地址 规则字的读/写只需访问一次存储器;非规

文档评论(0)

骨干 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档