- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
 - 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
 - 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
 - 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
 - 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
 - 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
 - 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
 
                        查看更多
                        
                    
                实验23组合逻辑电路的设计
                    实验2.3  组合逻辑电路设计
一、实验目的
1、加深理解组合逻辑电路的特点和一般分析方法。
2、掌握组合逻辑电路的分析与设计方法。
二、实验设备及材料
数字逻辑电路实验箱及扩展板、集成芯片74LS00(四2输入与非门)、74LS04(六反相器)、74LS10(三3输入与非门)、74LS20(二4输入与非门)。
三、实验原理
组合电路是用门电路组合而成的的逻辑电路。任何时刻电路的输出仅取决于该时刻的输入信号,与信号作用前电路状态无关。
1、组合逻辑电路分析(1)逻辑图写出逻辑式;
(2)简化逻辑式; 
(3)列出真值表;
(4)由真值表和逻辑表达式对逻辑电路进行分析,功能。
2、组合逻辑电路设计
组合电路的设计是指根据已知条件和所需实现的逻辑功能,设计出最简单的逻辑电路图设计思路如图2.3.,为:根据要求,列出真值表卡诺图最简表达式最简表达式用相应的逻辑门构成电路,画出逻辑电路图验证设计的正确性。
3、组合逻辑电路设计用“与非门”设计表决电路。当四个输入端(A、B、C、D)中有三个或四个“1”时,输出端(Z)为“1”设计步骤:
根据题意,列出真值表如表3-1所示。表3-1  表决电路的真值表
A	0	0	0	0	1	1	1	1	0	0	0	0	1	1	1	1		B	0	0	1	1	0	0	1	1	0	0	1	1	0	0	1	1		C	0	1	0	1	0	1	0	1	0	1	0	1	0	1	0	1		D	0	0	0	0	0	0	0	0	1	1	1	1	1	1	1	1		Z	0	0	0	0	0	0	0	1	0	0	0	1	0	1	1	1		(2)由真值画出卡诺图,见3-2。
(3)根据卡诺图写出逻辑表达式并演化成“与非门”的形式
(4)用“与非门”构成的逻辑电路,如图2.3.所示输入端接实验箱逻辑,输出端接发光二极管显示插孔,改变输入变量,验证逻辑
四、实验内容
1、组合逻辑电路分析图2.3.图2.3.图2.3.的组合逻辑电路要求:列出真值表写出输出逻辑表达式并简化集成输入端接逻辑电平拨位开关,输出端接发光二极管,验证真值表将结果与进行逻辑功能。
2、组合逻辑电路设计位代码数字锁设计电路设计四位输入代码数字锁。AB、C、D为输入四位数字锁的代码如0101,1001等,可自己设。输入A,B,C,D均为0”时,信号输出为0”(Z1开锁 0,Z2 0)。代码符合的代码时,锁(Z1  1、Z2  0);如果开锁代码不符合设计的代码时,电路发出报警信号(Z1 0、Z2 1)。设计要求使用最少的与非门非门来实现逻辑电路实验验证开锁或报警分别用两个发光二极管亮、暗表示。
不一致电路设计
电路有3个输入端A、B、C,当三者不一致时,为“1”,否则输出为“0”。自选芯片设计。
五、预习要求
1、复习各种基本门电路的。
2、出图2.3.2.3.4、图2.3.5组合电路的真值表和表达式。
3、位数字锁代码不一致电路的设计步骤真值表实验给定的集成芯片逻辑电路图。 六、实验报告与思考题
1、分析图2.3.图2.3.组合逻辑电路,记录实验结果真值表比较,确定逻辑电路的功能。
2、设计保险箱4位数字代码锁写出设计步骤:列出真值表画卡诺图写出逻辑表达式与非门非门实现组合逻辑电路验证设计正确。
3、设计不一致电路总结组合逻辑电路的分析与设计方法。 实验2.3  组合逻辑电路设计
第2章  数字电子电路实验
34
33
5
图2.3.5   用74LS00与74LS10组合逻辑电路
图2-3-2  表决电路的卡诺图
图2.3.1 组合逻辑电路的设计思路和步骤
图2.3.3  用74LS00组合电
图2.3.4  用74LS00与74LS04组合逻辑电路
图2.3.  三位表决器逻辑电路图
                
原创力文档
                        

文档评论(0)