湘潭大学计算机原理 实验二 存储器实验预习报告.docxVIP

湘潭大学计算机原理 实验二 存储器实验预习报告.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
湘潭大学计算机原理 实验二 存储器实验预习报告

实验二 存储器实验FPGA中ROM定制与读出实验一.实验目的1、掌握FPGA中ROM的设置,作为只读存储器ROM的工作特性和配置方法。2、用文本编辑器编辑mif文件配置ROM,学习将程序代码以mif格式文件加载于ROM中;3、在初始化存储器编辑窗口编辑mif文件配置ROM; 4、验证FPGA中ROM的功能。二.实验原理ALTERA的FPGA中有许多可调用的模块库,可构成如rom、ram、fifo等存储器结构。CPU中的重要部件,如RAM、ROM可直接调用他们构成,因此在FPGA中利用嵌入式阵列块EAB可以构成各种结构的存储器,ROM是其中的一种。ROM有5组信号:地址信号address[ ]、数据信号q[ ]、时钟信号inclock、outclock、允许信号memenable,其参数都是可以设定的。由于ROM是只读存储器,所以它的数据口是单向的输出端口,ROM中的数据是在对FPGA现场配置时,通过配置文件一起写入存储单元的。图2-1-1中的ROM有3组信号:inclk——输入时钟脉冲;instruction[31..0]——lpm_ROM的32位数据输出端;a[4..0]——lpm_ROM的5位读出地址。实验中主要应掌握以下三方面的内容:(1)ROM的参数设置; (2)ROM中数据的写入,即FILE初始化文件的编写;(3)ROM的实际应用,在GW48_CP+实验台上的调试方法。三.实验步骤(1)新建工程。工程名是scinstmem.qpf。(2)用初始化存储器编辑窗口编辑ROM配置文件(文件名.mif)。这里预先给出后面将要用到的指令存储器初始化文件:scinstmem.mif 。scinstmem.mif中的数据是机器指令代码(图2-1-3)。(3)模块设计。用图形编辑,使用工具Mega Wizard Plug-In Manager,定制指令存储器rom宏功能块。设置地址总线宽度address[]和数据总线宽度q[],分别为5位和32位,并添加输入输出引脚,如图2-1-1设置和连接。在设置rom数据参数选择项file的对应窗口中(图2-1-2),用键盘输入ROM配置文件的路径(scinstmem.mif),然后设置在系统ROM/RAM读写允许,以便能对FPGA中的ROM在系统读写。 (4)全程编译。(5)画波形文件并进行功能仿真。(6)引脚锁定。(7)全程编译。(8)编程下载。下载SOF文件至FPGA,改变ROM的地址a[4..0],外加读脉冲,通过实验台上的数码管比较读出的数据是否与初始化数据(scinstmem.mif中的数据)一致。注,工程名是scinstmem.qpf,下载scinstmem.sof示例文件至实验台上的FPGA,选择实验电路模式仍为NO.0,32位数据输出由数码8至数码1显示,5位地址由键2、键1输入,键1负责低4位,地址锁存时钟CLK由键8控制,每一次上升沿,将地址锁入,数码管8/7/6/5/4/3/2/1将显示ROM中输出的数据。发光管8至1显示输入的5位地址值。图2-1-1 ROM的结构图图2-1-2 设置在系统ROM/RAM读写允许图2-1-3 scinstmem.mif中的数据(9)在系统读写。打开QuartusII的在系统存储模块读写工具In-system Momery_Content Editor,了解FPGA中ROM中的数据,并对其进行在系统写操作(图2-1-4)。图2-1-4 在系统存储模块读写四.实验要求(1)实验前认真复习ROM存储器部分的有关内容。 (2)记录实验数据,写出实验报告,给出仿真波形图。 (3)通过本实验,对FPGA中EAB构成的ROM存储器有何认识,有什么收获?五.思考题(1)如何在图形编辑窗口中设计ROM存储器?怎样设计地址宽度和数据线的宽度?怎样导入ROM的设计参数文件和存储ROM的设计参数文件?(2)怎样对ROM的设计参数文件进行软件仿真测试?(3)怎样在GW48实验台上对ROM进行测试?(4)学习ROM用Verilog HDL语言的文本设计方法(顶层文件用Verilog HDL表达)。 (5)了解ROM存储器占用FPGA中EAB资源的情况。 2.FPGA中RAM读写实验一.实验目的1、了解FPGA中RAM模块ram的功能 2、掌握ram的参数设置和使用方法3、掌握ram作为随机存储器RAM的工作特性和读写方法。二.实验原理在FPGA中利用嵌入式阵列块EAB可以构成存储器,ram的结构如图2-2-1。从Datain[7..0]输入的低8位数据由Ext8to32.v进行零扩展为32位输入数据后,送入ram的左边data[31..0]输入,从右边dataout[31..0]输出,we——为读/写控制信号端。数据的写入:当输入数据和地址准备好以后,clk

文档评论(0)

159****0071 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档