《EDA技术与应用》A卷及答案.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术与应用》A卷及答案

《EDA技术与应用》 期末考试试卷 试卷编号:A卷 闭卷 课程名称:《EDA技术与应用》 班级专业: 姓名: 学号: 填空题(20分,每小题1分) VHDL的中文名称是_超高速集成电路硬件描述语言 用EDA技术进行电子系统设计的目标是最终完成 ___ ASIC_____ 的设计与实现。 可编程器件分为 FPGA____ 和 ___ CPLD____ 。 标准逻辑位数据类型常用的数值有 ‘1’ 、 ‘0’ 、 ‘z’ 等。 在VHDL语言中可以使用的数据类型有: _位 、 标准逻辑位、 布尔___。 完整的条件语句将产生 组合 __ 电路,不完整的条件语句将产生 __ 时序______ 电路。 信号的赋值符号为 ___ 变量的赋值符号为 __: _ 。 随着EDA技术的不断完善与成熟, _自顶向下________的设计方法更多的被应用于VHDL设计当中。 EDA设计过程中的仿真有三种,它们是___行为_____ 仿真、 ____逻辑___ 仿真和 ____时序__ 仿真。 目前国际上较大的PLD器件制造公司有 Altera 和 Xilinx ___ 公司。 二、简答题(20分,每小题4分) 1、与HDL文本输入法相比较,原理图输入法有何优点? ①设计者不需增加新的相关知识,如HDL等。 ②输入方法与用protel作图相似,设计过程形象直观, 适合初学者入门。 ③对于较小的电路模型,其结构与实际电路十分接近, 设计者易于把握电路全局(适合设计小型数字电路)。 ④设计方式接近于底层电路布局,因此易于控制逻辑资源的耗用,节省面积。 2、写出结构体的一般语言格式并说明其作用 ARCHITECTURE 结构体名 OF 实体名 IS [说明语句] BEGIN [功能描述语句] END ARCHITECTURE 结构体名; 结构体用于描述电路器件的内部逻辑功能或电路结构。使用的语句有顺序语句和并行语句。 3、信号和变量的区别? ①信号赋值至少有δ延时,而变量赋值没有延时。 ②信号除当前值外有许多相关的信息,而变量只有当前值。 ③进程对信号敏感而对变量不敏感 ④信号可以是多个进程的全局信号;而变量只在定义它们的顺序域可见。 ⑤信号是硬件中连线的抽象描述,它们的功能是保存变化的数据和连接子元件,信号在元件的端口连接元件。变量在硬件中没有类似的对应关系,它们用于硬件特性的高层次建模所需要的计算中。 ⑥信号赋值和变量赋值分别使用不同的赋值符号“ ”和“: ”,信号类型和变量类型可以完全一致,也允许两者之间相互赋值,但要保证两者的类型相同。 4、写出PROCESS语句结构的一般表达格式。 [进程标号: ] PROCESS [ 敏感信号参数表 ] [IS] [进程说明部分] BEGIN 顺序描述语句 END PROCESS [进程标号]; 5、写出五种以上的VHDL的预定义数据类型。 布尔 BOOLEAN 数据类型、位 BIT 数据类型、位矢量 BIT_VECTOR 数据类型 字符 CHARACTER 数据类型、整数 INTEGER 数据类型、实数 REAL 数据类型 字符串 STRING 数据类型、时间 TIME 数据类型 三、程序注解(20分,每空1分) library ieee; 定义元件库 use ieee.std_logic_1164.all; 使用ieee库中 ENTITY aa1 is 定义实体 __ port a,b,s:in bit; a,b,s为输入端口,数据类型bit end aa1; 实体描述结束 architecture one of aa1 is 定义结构体 y a when s 0 else b; 当S 0时 y a,否则等b end one; 结构体描述结束 逻辑功能: 2选1选择器 signal s1 : bit ; 定义信号s1 begin 结构体描述开始 process clk,d 进程语句 begin if clk ‘1’ 判断高电平 then 不完整条件语句 s1 d; d向信号赋值 end if; if语句结束 q s1 ; 信号s1 向q赋值 end process; 进程语句结束 end bo; 结构体描述结束 逻辑功能: 锁存器描述 四、VHDL语言编程题(1、2小题10分,3小题20分) 1、编写一个D触发器的硬件描述语言程序,要求实现上升沿触发。 Entity dff_a is port clk, d : in bit; q : out bit ; end dff_a; architecture body of dff_a is signal q1 : bit ; begin process

文档评论(0)

gangshou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档