- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的高速光纤通信IP核研究设计.doc
基于FPGA的高速光纤通信IP核研究设计
摘要:光纤通信主要用于当代通信系统和数据传输。在光纤通信系统中,运用FPGA结合专用的 ASIC芯片,可设计完成高效率的数字通信。本文应用VHDL语言来编写程序,利用FPGA技术设计实现8B/10B编解码的IP核,在EDA仿真平台上进行了功能验证,为光纤通信提供了一种有效的设计方法,具有一定工程意义。
关键词:光纤通信 FPGA VHDL 8B/10B编解码 IP核
中图分类号:TN47 文献标识码:A 文章编号:1007-9416(2015)05-0000-00
1 引言
光纤通信(Optical Fiber Communication),指以光导纤维(简称光纤)作为传输载体并传输图像数据等信号的通信方式。从20世纪60年代诞生到现在,光纤通信技术由理论研究发展到了遍布全球的实物应用,随着信息化步伐逐渐加快,大量数据传输的高速稳定性决定了光纤通信存在的意义,其在当代通信的地位是无可替代的。
FPGA即现场可编程门阵列,能够控制较为复杂的外围器件这是其它可编程器件很难实现的功能,因为跟其它编程器件相比FPGA不管是内部运行速度还是时钟频率高低或者组成方式的多样化都远超其它可编程器件。FPGA的出现成功解决了小型化电路可靠性低的难题并且克服了实现其电路高功耗的难关,因此FPGA已成为目前高性能数据采集系统主要使用的控制芯片。
IP核(Intellectual Property core),也称作知识产权核,是可以移植到不同的半导体工艺中去生产集成电路芯片的一段具有特定电路功能的硬件描述语言程序。为了改善这种情况提升用户体验,Xilinx推出了IP核这一理念,即在这些处理模块设计好后,Xilinx将这些具有自己知识产权的模块封装起来成为一个IP内核提供给用户使用。本文主要在基于FPGA的环境中用VHDL语言开发设计了8B/10B编解码模块的IP核,通过并串/串并转换模块来实现整个光纤通信。有一定的可移植性和可扩展性。
2 8B/10B编解码
8B/10B编码是一种高性能的串行数据编码标准,基本思路就是将1比特数据经过映射转化成10比特的数据,但是在这个过程中它同时还能起到直流平衡的作用即将数据中“0”和“1”的个数平衡下来使其总数只差最大不超过2并且在传输过程中保持足够高的信号变换频率。其中高三位的信号经过3B/4B编码得到4位信号,低5位的信号经过5B/6B编码得到6位信号,最后输出一个10比特的信号,这就是8B/10B编码的基本流程。8B/10B编码适合在光纤中进行数据传输正是因为其具有确保时钟恢复和令信息流的直流频谱分量为零或近乎为零等优点。
为了增加传输效率提高传输数据的可靠性,光纤通信系统大都采用8B/10B编码进行数据传输,它将8比特数据编码成为10比特数据,确保功率谱带宽较窄,平衡了位流中0和1的个数实现直流平衡,具有保证前后时钟同步发送、高低电平转换、稳定性高、检查传输数据转换前后出现的错误等许多优点,以使接收器的输入没有直流(DC)漂移并且确保直流基线漂移小,低频分量小,运用8B/10B编码的数据传输的可靠性得到保障。
3光纤通信系统的模块设计
基于FPGA的光纤通信系统的思路是先输入一串数据,然后由编码模块转换,经过并串转换后将串行数据发送出去,经过串并转换后将并行数据发送至解码器,数据即以并行方式送入,这样可以最大程度保证输出数据的稳定性和可靠性。整个系统原理图如图1所示。
首先,信号输入控制模块并由控制模块输出到编码模块。在编码模块中8位信号转换为10位信号,接着在并串转换模块中,10位信号变成1位串行信号输出到串并转换模块中,此时1位信号又转换成10位并行信号输出到解码模块中,解码将10比特信号转换成8比特信号最终输出。
整个系统的输入端为8B/10B编码模块和并串转换模块,功能是转换源码并输出;输出端则为接受转换的10B编码并调解成源码的串并转换模块和8B/10B解码模块。由于这只是一个基于FPGA的模拟光纤通信的系统,具体现实中的工作流程可以看作源码通过8B/10B编码器后到达光发送端,此时电信号转换为光信号通过光纤到达光接收端,这时光信号转换为电信号经过8B/10B解码器调解源码最后输出。系统基本电路图如图2所示。
4仿真结果图
8比特数据等待控制信号开始才响应,随后一位一位按顺序发入控制模块中,clk10m为总时钟信号,clk100m为时钟信号差分信号,reset为复位信号(高电平有效,有效时系统复位),tko为控制信号,tao-tho为输出8比特数据,tran_en为使能信号(高电平有效)。
如图3所示,8比特数据发入编码模块中,经编码后10比特
文档评论(0)