- 24
- 0
- 约3.07千字
- 约 22页
- 2016-10-12 发布于天津
- 举报
4.3微处理器主要操作功能.ppt
第四章 微处理器 4.1 8086/8088 CPU结构 4.2 8086/8088 CPU的引脚信号和工作模式 4.3 8086/8088主要操作功能 4.4 微处理器的发展 4.3.1 系统复位和启动 4.3.2 总线操作 4.3.3 中断操作 第四章 微处理器 4.3 8086/8088 主要操作功能 4.3.1 系统复位和启动 重新启动时从0FFFF0H处执行 4.3 8086/8088主要操作功能 第四章 微处理器 RESET输入 4.3.1 系统复位和启动 8086的复位时序: 4.3 8086/8088主要操作功能 第四章 微处理器 CLK RESET内部 三态门 浮空 4.3.2 总线操作 指令执行周期: 取指令--分析指令--对操作数寻址--执行指令 --保存操作结果。这个过程称为指令执行周期。 总线周期: 在一个指令执行周期中,通过总线进行一次对存储单元 或I/O端口读或写的操作过程。 4.3 8086/8088主要操作功能 第四章 微处理器 8086系统总线周期 由四个时钟组成 (T1 –T4 ), 需要时还要加入数 量不定的等待周期 (TW)。 4.3 8086/8088主要操作功能 第四章 微处理器 4.3.2 总线操作 4.3.2 总线操作 4.3 8086/8088主要操作功能 第四章 微处理器 4.3 8086/8088主要操作功能 第四章 微处理器 4.3.2 总线操作 一、读周期的时序 1)T1状态 2)M/IO信号有效,指出读内存还是I/O; 3)地址输出:分 高4位 和 低16位; 4)ALE输出:地址锁存信号; 5)BHE信号:表示高8位数据总线上信息可用; 6)T2 状态:地址信号消失, AD15 – AD0 进入高阻状态为读入数据作准备; 7)T3 状态:若存储器和外设速度足够快, 此时CPU接收数据; 8)TW状态:在存储器和外设速度较慢时, 还要在T3 之后插入一个或几个TW ; 9)T4 状态:CPU对数据总线采样,获得数据。 4.3 8086/8088主要操作功能 第四章 微处理器 CPU从存储器或I/O端口读取数据的时序 4.3.2 总线操作 CLK T1 T2 T3、TW T4 M//IO A19/S6-A16/S3 A19-A16 /BHE/S7 /BHE S7- S3 ALE READY AD15-AD0 地址输出 数据输出 /RD DT//R /DEN 4.3 8086/8088主要操作功能 第四章 微处理器 4.3.2 总线操作 二、写周期的时序 1)T1状态 2)M/IO信号:指出写内存还是I/O; 3)地址输出:分高4位和低16位; 4)ALE:输出地址锁存信号; 5)BHE信号:高8位数据总线上信息可用。 6)T2状态:CPU往AD15 -AD0 发出数据; 7)T3状态:CPU继续提供状态信息和数据; 8)TW状态:在存储器和外设速度较慢时, 还要在T3之后插入一个或几个TW。 9)T4状态:CPU撤除信息。 4.3 8086/8088主要操作功能 第四章 微处理器 CPU从存储器或I/O端口写数据的时序 4.3.2 总线操作 CLK T1 T2 T3、TW T4 M//IO A19/S6-A16/S3 A19-A16 /BHE/S7 /BHE S7- S3 ALE READY AD15-AD0 地址输出 数据输出 /RD DT//R /DEN 4.3.3 中断操作 一、中断分类 二、中断向量 三、硬件中断 四、可屏蔽中断的响应过程 五、中断处理子程序的结构模式 4.3 8086/8088主要操作功能 第四章 微处理器 一、中断分类 4.3 8086/8088主要操作功能 第四章 微处理器 共256种 1、硬件中断 2、软件中断 一、中断分类 4.3 8086/8088主要操作功能 第四章 微处理器 1、硬件中断 又称外部中断,是通过外部的硬件产生的中断。 分类:非屏蔽中断;可屏蔽中断。 非屏蔽中断:NMI引脚,不受IF位影响。 可屏蔽中断:INTR引脚,IF=1时响应。 2、软件中断 CPU根据软件指令或对标志位的设置而产生的中断。 二、中断向量 4.3 8086/8088主要操作功能 第四章
原创力文档

文档评论(0)