黑龙江科技学院 FPGA工程实践模板.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
黑龙江科技学院 FPGA工程实践模板.doc

黑龙江科技学院 综合性、设计性实践报告 实践项目名称 FPGA综合设计 所属课程名称 FPGA 实 践 日 期 班 级 学 号 姓 名 成 绩 电气与信息工程学院实践基地 实践概述: 【实践原理】 数据选择器:根据地址码的要求,从多路输入信号中选择其中一路输出的电路。4路信号,就应该有两个地址输入端,共有4种不同的组合,每一种组合可选择对应的一路输出。 四位BCD译码器:四位BCD译码器可以将BCD编码转化成十进制数码。译码是编码的逆过程。由于编码是将含有特定意义的信息变成二进制代码。 半加器:只考虑两个加数本身的想家,不考了来自地位的进位,这样的加法运算成为半加,实现这种运算的逻辑电路称为半加器。 全加器:不仅考虑两个一位二进制数的相加,而且还考虑来自低位进位数相加的运算电路,成为全加器。 四位加、减法器:根据运算符号信号的不同状态,能够进行减法运算的数字电路四位加减器是可以对两个四位二进制数进行加减算并进行考虑来自低位的进位。 基本同步计数器:常用的一种具有记忆功能的电路,可用它来实现系统中的计数、分频和定时等功能。构成计数的核心部件是具有记忆能力的各种触发器。 同步清零可逆计数器:能实现递增计数、递减计数和同步清零功能。 分频器:是一种基本电路,通常用来对某个给定的频率进行分频,得到所需的频率。对整数分频和小数分频两种:整数分频指用户所需要的频率与频率是时钟之比是整数关系,小数关系则为小树分频。 循环左移寄存器:数据由低位向高位移动,移出的高位又从另一端移入该寄存器,变成低位。 五位双向移位寄存器:可以在工作模式控制端的控制下,能从低位向高位移动,又能从高位移动到低位。 偶数分频器:一种基本电路,通常用来对偶数频率进行分频,分为奇分频和偶分频 计数分频器;一种基本电路,通常用来对计数频率进行分频。 【实践内容】 仿真结果、分析 一 数据选择器 二 四位BCD译码器 三 半加器 四 全加器 五 四位加/减法器 六 基本同步计数器 七 同步清零 八 分频器 九 循环左移寄存器 十 五位双向移位寄存器 十一 偶数倍分频 十二 数码管 十三 带始能端数码管 十四 带闪烁功能的译码电路程序 【小结】 指导教师评语及成绩: 评语: 实践目的是否明确: 明确 □ 基本明确 □ 一般 □ 较差 □ 实践原理阐述是否准确: 准确 □ 基本准确 □ 一般 □ 较差 □ 实践动手能力是否强: 很强 □ 强 □ 一般 □ 较差 □ 实践过程记录是否详细: 详细 □ 较详细 □ 一般 □ 较差 □ 小结内容是否充实: 充实 □ 较充实 □ 一般 □ 较差 □ 成绩: 指导教师签名: 批阅日期: 电气与信息工程学院实践基地 实践报告

文档评论(0)

xinshengwencai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5311233133000002

1亿VIP精品文档

相关文档