第3章---逻辑门电路.ppt

  1. 1、本文档共141页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3.2.1 二极管的开关特性 3.1.2 三极管的开关特性 3.2.2 二极管与门电路 3.2.3 二极管或门电路 3.2.4 关于高低电平的概念及状态赋值 3.2.4 非门(反相器) 3.3.1 CMOS反相器 (3)等效电路 (4)MOS管的四种类型 增强型 耗尽型 结论:可以通过提高VDD来提高噪声容限 3.3.2 CMOS 反相器的静态输入和输出特性 一、输入特性(Ui和Ii) 二、输出特性(U0和Io) 二、交流噪声容限 三、动态功耗 3.3.2 其它类型的CMOS门电路 与非门(存在的问题) 带缓冲级的CMOS门 解决方法 3.漏极开路的门电路(OD门Open- Drain Output) 三态门的用途 3.4.1 TTL反相器的工作原理 3.4.2 TTL反相器的电压传输特性及参数 3.4.3 TTL反相器的输入特性和输出特性 3.4.4 TTL反相器的其它参数 3.5.1 TTL与非门 3.5.2 集电极开路门(OC门Open Collector) 3.5.3 三态输出门电路(TS门Three State) 2.6.1 CMOS门电路的使用知识 2.6.2 TTL门电路的使用知识 2.6.3 TTL门电路和CMOS 门电路 的相互连接 接下来请同学们耐心的观看阎石老先生2008年在南京第二届全国电工电子类课程研讨会——质量工程下的电工电子课程建设 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路容易受静电感应而击穿,在使用和 存放时应注意静电屏蔽,焊接时烙铁应接地 良好,尤其是CMOS电路多余不用的输入端不 能悬空,应根据需要接地或接高电平。 CMOS电路与TTL电路比较: 2. TTL门电路主要参数的典型数据 表2-5 74系列TTL门电路主要参数的典型数据 参 数 名 称 典 型 数 据 导通电源电流 ICCL ≤10 mA 截止电源电流 ICCH ≤5 mA 输出高电平 UOH ≥3 V 输出低电平 UOL ≤0.35 V 输入短路电流 IIS ≤2.2 mA 输入漏电流 IIH ≤70μA 开门电平 UON ≤1.8 V 关门电平 UOFF ≥0.8 V 平均传输时间 tpd ≤30 ns 3.5.3  三态输出门电路(TSL门) 3.5.1  TTL与非门 3.5.2  集电极开路门(OC门) 3.5 其它类型TTL门电路 结束 放映 复习 TTL反相器的电压传输特性有哪几个区? TTL反相器主要有哪些特性? TTL反相器的主要参数有哪些?   每一个发射极能各自独立形成正向偏置的发射结,并可使三极管进入放大或饱和区。 图2-16 多发射极三极管 1.TTL与非门的电路结构及工作原理 有0.3V 箝位于1.0V 全为3.6V 集电结导通 图2-17 二输入TTL与非门电路 (a)电路 (b) 逻辑符号 全1 输出0 有0 输出1 1V 2.1V TTL集成门电路的封装: 双列直插式 如:TTL门电路芯片(四2输入与非门,型号74LS00 ) 地GND 外 形 管脚 电源VCC(+5V) 74LS00内含4个2输入与非门,74LS20内含2个4输入与非门。 两方框中电路相同 A为高电平时,T2、T5同时导通,T4截止,输出Y为低电平。 B为高电平时,T2′、T5同时导通,T4截止,输出Y为低电平。 A、B都为低电平时,T2、T2′同时截止,T5截止,T4导通,输出Y为高电平。 2.或非门 或非门 与或非门 3.与或非门 4.异或门 若A、B同时为高电平,T6、T9导通,T8截止,输出低电平;A、B同时为低电平,T4、T5同时截止,使T7、T9导通,T8截止,输出也为低电平。 A、B不同时,T1正向饱和导通,T6截止;T4、T5中必有一个导通,从而使T7截止。T6、T7同时截止,使得T8导通,T9截止,输出为高电平。 74LS86 异或门 为何要采用集电极开路门呢?   推拉式输出电路结构存在局限性。   首先,输出端不能并联使用。若两个门的输出一高一低,当两个门的输出端并联以后,必然有很大的电流同时流过这两个门的输出级,而且电流的数值远远超过正常的工作电流,可能使门电路损坏。而且,输出端也呈现不高不低的电平,不能实现应有的逻辑功能。 图2-18 推拉式输出级并联的情况 0 1 很大的电流 不高不低的电平:1/0?

文档评论(0)

70后老哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档