状态编码的几个原则(数电实验八可参考此课件).pptVIP

  • 26
  • 0
  • 约5.09千字
  • 约 32页
  • 2016-12-03 发布于重庆
  • 举报

状态编码的几个原则(数电实验八可参考此课件).ppt

状态编码的几个原则(数电实验八可参考此课件)

第4章 同步时序逻辑电路-2 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第4章 同步时序逻辑电路 4.4 同步时序逻辑电路的设计 第2步,确定激励函数和输出函数。 1)激励函数和输出函数卡诺图: 2)激励函数和输出函数真值表: * * 4.4.3 状态编码 4.4.4 确定激励函数和输出函数 4.4.5 同步时序逻辑电路的设计举例 4.5 常用中大规模时序逻辑功能电路 导航:1、点击“右键”,选择“全屏显示”-全屏显示 2、点击“右键”,选择“下一张”-播放PP 3、点击游览器左上角“后退”,退出PP 4.4.3状态编码 对最小化状态表中用字母或数字表示的状态指定一个二进制代码,称状态编码或称状态分配。状态编码后的最小化状态表称为二进制状态表。 实践表明,状态编码的方案不同,所得到的输出函数和激励函数的表达式也不相同,从而使设计出来的时序逻辑电路其复杂程度也不相同。 状态编码: 1)确定状态编码的长度,即二进制代码的位数,也就是触发器的个数。 状态编码的长度是由最小化状态表中的状态个数确定。设最小化状态表的状态数为N,状态编码的长度为m,状态数N与状态编码长度m的关系为: 2m-1 < N ≤2m。 例如,若某状态表的状态数N = 4,状态编码二进制代码的位数应为m = 2。 2)最佳的或者接近最佳的状态分配方案, 以便使所设计的同步时序逻辑电路的输出函数和激励函数最简单。 二进制代码的位数确定后,寻找一种最佳的或接近最佳的状态编码方案。 究竟哪个状态用哪种二进制代码,可以有多种状态分配方案供选择。

文档评论(0)

1亿VIP精品文档

相关文档