- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
多功能函数发生器 一、 设计目的 二、 设计任务与性能指标 三、 系统总体设计与工作原理 四、 系统安装调试 五、 实验波形 一.设计目的 ①实现产生波形参数设定; ②完成输出波形函数的图像显示功能; ③实现正弦波、三角波和方波等; ④可实现频率幅度调节; 利用Verilog语言及Quartus软件编写多功能信号发生器,并在实验板锁定管脚,利用按键进行调频调幅,利用DAC0832转化为模拟波形,使示波器能辨别信号,以达到输出波形的目的。 二、 设计任务与性能指标 三、 系统总体设计与工作原理 FPGA DAC LPF 示波器 DDS原理图: DDS的具体工作过程是由N位相位累加器、N位加法器和N位累加寄存器组成。每来一个时钟脉冲,N位加法器将频率控制字K与N位累加寄存器输出的累加相位数据相加,并把相加后的结果送至累加寄存器的输入端。累加寄存器一方面将上一时钟周期作用后所产生的新的相位数据反馈到加法器的输入端,使加法器在下一时钟的作用下继续与频率控制字K相加;另一方面将这个值作为取样地址送入幅度/相位转换电路,幅度/相位转换电路根据这个地址输出相应的波形数据。最后经D/A转换器和 LPF将波形数据转换成所需要的模拟波形。 DDS工作原理: 四、 系统安装调试 首先是用Quartus II 11.0软件编译源程序,分配管脚,定义时钟、复位、选择波形、八位数据、DA时钟管脚。编译生成.sof文件通过JTAG接口下载到FPGA板子上,连接DA模块和示波器。分别按键选择不同的波形,调试程序。 其次,通过锁相环改动波形频率,编译下载程序。对不同频率的波形,进行调试。 最后,编译生成.sof文件, 转换成.jic文件通过JTAG接口固化到FPGA芯片里。 五、波形 在FPGA写入仿真完成的程序后,FPGA产生正弦波、方波、三角波等信号,信号通过DA转化模块转化为模拟信号,经低通滤波器后出入到示波器中观察其波形,预期图如下图所示: 正弦波 f=782,4KHz Vpp=8.32mV 三角波 f=793.6KHz Vpp=8.16mV 方波 f=780.0KHz Vpp=10.16mV
文档评论(0)