第四章组合逻辑电路课题.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路的特点 组合电路的一般电路结构如下图所示。 组合逻辑电路的特点 在组合逻辑电路中,电路在任一时刻的输出信号仅仅决定于该时刻的输入信号,而与电路原有的输出状态无关。 从电路结构上来看,组合逻辑电路的输出端和输入端之间没有反馈回路。 组合电路中不会包含具有记忆能力的部件,通常指的就是不会包含触发器。 组合逻辑电路的分析 组合逻辑电路的分析步骤 根据给定的逻辑电路由输入到输出,或由输出到输入逐级推演,写出输出函数式; 由己写出的函数式列出电路的真值表; 由真值表概括出电路所完成的逻辑功能。有的电路功能不好用文字描述时,可以只列出真值表; 必要时对输出函数进行化简,评论给定的逻辑电路是否经济、合理。 组合逻辑电路的分析 例4-1 分析图4-2所示的逻辑电路 组合逻辑电路的分析 作真值表: 组合逻辑电路的分析 全加器输出的仿真波形 组合逻辑电路的分析 例4-2 分析如图4-5所示的组合逻辑电路 组合逻辑电路的分析 从表达式作出电路的真值表 : 组合逻辑电路的分析 例4-3 分析图4-6所示的逻辑电路 F3 = B3 F2 = B3⊕B2 F1 = B2⊕B1 F0 = B1⊕B0 从异或表达式也可以做出真值表。 组合逻辑电路的分析 电路的真值表如下: 组合逻辑电路的分析 以上通过三个例题,说明了组合电路分析的三种情况: 第一种是对于常用组合电路部件的分析。这类电路不管具体形式如何,最后都要说明是哪一种常用的逻辑电路。 第二种是对一般逻辑电路的分析。需要根据真值表来具体分析。 第三种则是代码转换器的分析。最后要说明是哪一种代码转换器。 组合逻辑电路的设计 组合逻辑电路的设计步骤是: 根据给定的电路功能描述,作出相应的逻辑函数的真值表。真值表应该能够完全反映对于电路的功能要求。 根据真值表,对于相应的逻辑函数进行简化。简化的表达式可以有三种选择:与或式,或与式,与或非式。要根据电路的具体情况来选择。 根据化简结果,选择器件来实现该逻辑电路。 画出设计结果的逻辑图。 组合逻辑电路的设计 1.与非-与非结构 若化简的结果是最简与或式,可以变换为与非-与非表达式。 组合逻辑电路的设计 2.或非-或非结构 若化简的结果是最简或与式,可以变换为或非-或非表达式。 组合逻辑电路的设计 3.与或非结构 直接的化简结果,一般不会得到“与或非”表达式。得到与或非表达式有这样几种可能: (1)反函数的与或表达式更简单时,可以使用与或非表达式。 (2)从选择集成电路的实际出发,可能使用与或非结构更合适。在实现具体电路时,有时候使用与或非门也许更节省成本,或者说使用与或非结构就更合适。 组合逻辑电路的设计 例4-4 试用几种不同的结构实现函数F= ∑m(0, 1, 5, 6, 7)。说明分别需要几片集成电路芯片。 解:作出函数的卡诺图 组合逻辑电路的设计 用与非门实现:需要3个2输入与非门,以及一个三输入与非门。用一片74LS00(4×2输入与非门)和一片74LS10(3×3输入与非门)。 用或非门实现:需要2个2输入或非门和一个3输入或非门。使用一片74LS27(3×3输入或非门)就可以实现。多余输入要接低电平。 用与或非门实现:使用一片74LS50双与或非门就可以实现。74LS50封装了两个与或非门。其中一个是2×3输入与门,另一个是2×2输入与门。只需要用2×3输入的那个与或非门就可以了。 组合逻辑电路设计举例 例4-5 设计一个表决器。有4名裁判参加比赛的评判。表决采用包含主裁判的多数判决,设计相应的组合逻辑电路。 解:设A是主裁判,可以作出真值表: 从卡诺图可以写出最简与或式: F = ABD+ABC+ACD 如果写为与或非式: 组合逻辑电路设计举例 如果按与或式实现电路,需要两片3×3输入与非门。实际上只用了4个3输入与非门。 如果按与或非式来实现电路,需要一片带4×2输入与门的与或非门,另外,必须可以使用带非的变量输入。 组合逻辑电路设计举例 例4-6 用门电路设计和实现一个两位比较器。当A1A0=B1B0时,Y1=1。当A1A0B1B0时,Y2=1。当A1A0B1B0时,Y3=1。 解:根据题目的要求,作出它们的真值表 组合逻辑电路设计举例 作出卡诺图 组合逻辑电路设计举例 以上表达式可以理解为: 当A1=B1,A0=B0的时候,A1A0=B1B0,即Y1=1。 当A1B1,或者在A1=B1,并且A0B0时,A1A0B1B0,即Y2=1。 当A1B1,或者在A1=B1,并且A0B0时,A1A0B1B0,即Y3=1。 按照这样的理解,不用列出真值表,也可以写出三位、四位的数值比较器的函数表达式。 组合逻辑电路设计举例 在组合逻辑电路的设计中,所使用的逻辑器件可以是

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档