第3章 80x86系列微处理器简介 内容提要:计算机发展到今天,微处理器可分为七代。本章着重介绍各时代的CPU内部结构以及CPU的工作原理及技术。 学习目标:重点掌握不同时代微处理器的结构和存储器的管理以及不同时代微处理器的处理技术。 图3-9 80386段页式结构的寻址过程 返回本章目录 3.3 80486微处理器 图3-10 80486内部结构 3.3.1 80486的内部结构 图3-10是80486的内部结构,主要由总线接口单元BIU、指令译码单元IDU、指令预取单元IPU、执行单元EU、段管理单元SU、页管理单元PU、控制单元CU以及浮点处理单元FPU和一个8位高速缓存Cache等9大部分组成。 80486的寄存器除了FPU部件外,和80386的寄存器基本相同。不同之处是80486对标志寄存器的标志位和寄存器的控制位进行了扩充。 80486有4个32位控制寄存器CR0~CR3,它们的作用是保存全局性的机器状态和设置控制位,如图3-11所示。 图3-11 80486控制寄存器 在80286一节中已介绍了PE、MP、EM和TS的含义,其他各位的含义如下: NE是数字异常中断控制位。当NE为1时,若执行浮点指令时发生故障,进入异常中断16处理。否则,不进行对准检查。 WP是写保护控制
原创力文档

文档评论(0)