- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
国内常用DSP一词来指()
课件:DSP原理及应用[二]ppt(哈工大)绪论,答案:数字信号处理器。
DSP是一种特殊结构的(), 快速实现各种数字信号处理 。
课件:DSP原理及应用[二]ppt(哈工大)第一章。答案:微处理器
中央算术逻辑部分的主要构成有:()()()。
课本:p22
系统控制和状态寄存器-SCSR1,映射到数据存储器空间 地址为()
课本p31
LF2407 DSP具有()个不可屏蔽中断和()个可屏蔽中断,且中断优先级最高的中断名称是()。
课本p34. 答案:3 6 reset
CPU中断寄存器包括:()和()
课本:p40。
7,F240x流水线具有4个独立的阶段()()()()。
课本p56.
8,F240x指令采用三种基本的存储器寻址方式:()()()
课本P61.
9,解释语句含义:RPT #49;--------()
ADD #65534,2;-------() 课本:p63
10,同传统的单片机处理方法相似,DSP中断处理的方法也有两
种()()
课件:DSP原理及应用[二]ppt(哈工大)第13章 查询、回调
11,项目文件保存时后缀(),命令文件后缀()。
课本P103
12,开发一个DSP的C语言应用程序,需要4种类型的文件()
()()()。
课本P126
13,F240x系列DSP有两个状态寄存器()(),其中一寄存器状
位CNF决定B0的作用,当CNF=1时,B0映射为()存储
空间。
课本P26
14,数字I/O脚的功能通过()个16位控制寄存器来控制,控
制寄存器分为两大类()()。
课本p151.
15,I/O口复用控制寄存器A,B,C地址分别为()()()。
课本P153
16,每个F240x器件都包括两个事件管理模块()和(),事件
管理模块包括()()()()。
课本p170
17,通用定时器的4种操作模式:()()()()
课本P191
18,当工作于()计数模式时,通用定时器产生对称波形。
课本P196
19,外部输入时钟为6MHz,经DSP内部锁相环4倍频为(),
通用定时器1预分频因子为64,延时1ms周期寄存器初值
为()。
课本P199
20,脉宽调制电路PWM是()位寄存器,最小死区宽度为
()个CPU时钟周期。
课本P209
21,看门狗定时器时钟频率是CPU时钟频率的()
答案:1/512倍
22,SPI模块有4种时钟方案分别是()()()()
课本P265
23已知系统时钟频率SYSCLK=24MHz,现要将SPI的波特率设
置为3Mb/s,则SPIBRR=()。
课本P270
24,MAX5741有两种工作模式分别是()()
课本P281
25,SCI模块有两种唤醒多处理器方式分别是()()
课本P291
26,F240x系列可提供()和()编写源程序
答案:汇编语言 C/C++语言
27,F240x系列中断可分为()和()两大类。
答案:可屏蔽中断 非屏蔽中断
28,目前TI公司主推的DSP有:()系列、()系列和()系列。
课本p1
29,F240x系列DSP的设计基于()结构。
课本P27
30,比较单元的输入包括()、()和()。
课本P205
31,TMS320LF2407实验开发系统兼具()和()两种功能。
课本P143
32,F240x器件有两种类型的转移、调用和返回:()和()。
课本P57
33,F240x器件程序地址产生逻辑使用5个硬件,分别为()、()、()、()和()。
课本P53
34,通用定时器的周期寄存器的地址为( )、()、()和()。
课本P188
35,每个通用定时器都可以独立地用于提供()个PWM输出通道,因此,通用定时器最多可提供()个PWM输出。
课本P198
36,程序中所有与DSP硬件有关的寄存器都用()方式寻址。
课本P201
37,比较单元的比较操作模式由()决定。
课本P205
38,事件管理模块可同时产生多达()路的PWM波形输出。
课本P209
39,死区单元的输入分别是()、()和()。
课本P211
40,边沿触发或非对称PWM信号的特性由()规定。
课本P213
41,CCS集成开发环境不能直接将()或()文件Build生成DS
您可能关注的文档
最近下载
- 酒店各部门SOP(餐饮部、财务部、客房部、营销).doc VIP
- 湖北襄阳东津新区政务服务中心公开招聘2人(必考题)模拟卷及答案.docx VIP
- 普传(POWTRAN)变频器PI500变频器使用说明书.pdf
- 2025年高中数学必修第一册同步课件(湘教版)3.1.3 简单的分段函数.pptx VIP
- 废旧轮胎项目商业计划书.docx VIP
- 施工现场临时消防监理实施细则(1).doc VIP
- 纤维素制乙醇项目可行性研究报告建议书申请新建格式备案范文.doc VIP
- 噪音防治监理实施细则.pdf VIP
- 两万部连环画免费下载 - 网链之家.docx
- 中药饮片处方点评制度及点评表.docx VIP
文档评论(0)