第2章++的++8086系统结构与80X86微处理器.docVIP

第2章++的++8086系统结构与80X86微处理器.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 8086系统结构与80X86微处理器 2.1微处理器 2.1.1 概述 微处理器:将运算器,寄存器和控制器集成在一个芯片上称为微处理器(μPU)。 微型计算机:以μPU为CPU的计算机称为微型计算机。 存储器的三级结构: ( 主存储器:CPU可直接访问的存储器。 ( 外存储器:硬盘,光盘等。外存储器上的程序必须调入主存储器才能执行。 ( 集成在CPU芯片上,可高速运行的存储器。 2.1.2 微处理器的主要技术参数 1.字长。( 2.内部工作频率。( 3.外部工作频率(主板工作频率) 4.前端工作频率(与主存显卡的总线工作频率) 5.内部Cache的容量。( 6.地址总线宽度。 7.数据总线宽度。 8.电压(功耗)。 2.1.2 微处理器的内部结构 微处理器应具有的基本功能: ① 进行算术和逻辑运算; ② 可以暂存少量数据; ③ 能对指令进行寄存、译码并执行指令所规定的操作; ④ 具有与存储器和I/O接口进行数据交换; ⑤ 能提供整个系统所需的定时和控制信号; ⑥ 可响应I/O设备发出的中断请求;( ⑦ 实现DMA的能力。( 微处理器的典型结构:微处理器有运算器、寄存器和控制器构成。 算术逻辑运算单元(ALU):实现算术运算、逻辑运算等。 工作寄存器:数据寄存器组:暂存操作数和中间运算结果。 地址寄存器组:用于存放操作数的寻址等。 控制器:完成指令的读入、寄存、译码和执行; ( 程序计数器(PC):用于保存下一条要执行的指令的地址地址寄存器组。 用于操作数的寻址。 ( 指令寄存器(IR):保存从存储器中读入的当前要执行的指令; ( 指令译码器(ID):对指令寄存器中保存的指令进行译码分析; ( 处理器状态字(PSW):寄存器暂存处理器当前的状态; ( 堆栈指示器(SP):存放堆栈区的地址指针。堆栈区是按后进先出原则组 织的专用存储区。 I/O控制逻辑:实现CPU与外界的连接。 计算机的工作过程:计算机复位启动后,一般情况下不停地“取指→执行”。 2.1.4 微处理器的外部结构 P - 35 ( 微处理器的引脚构成微处理器级总线,由于封装功耗等的限制,外部经 总线控制逻辑构成系统总线。 系统总线必须完成以下功能: ① 和存储器之间交换信息; ② 和I/O设备之间交换信息(对于DMA设备接口较复杂); ③ 必要一些信号:时钟脉冲、复位信号、电源和接地等。 系统总线由以下三部分构成: ① 地址总线:选择存储器或输入/输出端口;20条。 ② 数据总线:传送数据;16条。 ③ 控制总线:协调个部分工作;若干条。 2.2 8086/8088 CPU的功能结构 P36 ( Intel 8086 属第三代十六位微处理器,具有20条地址线,直接寻址能力1M,数据总线16条,可进行16位或8位操作。 ( 8086由两个独立的单元构成: 总线接口单元BIU:执行总线周期,实现与存储器和I/O口之间的数据交换。 执行单元EU:从指令队列寄存器取指并加以执行(8088指令队列寄存器的 长度为4)。 ( 8086 CPU 程序(指令)执行过程如下图(取指和执行可并行进行) 2.3 8086/8088 寄存器结构(编程模型) P38 ( 存储器的分段管理:8086具有20条地址线(需20位地址来管理1M的存储空间),8086CPU内部寄存器为16位;为此,将存储器分段管理:存储器的地址由段地址(16位)和段内偏移地址(也称有效地址EA,16位)来合成,具体合成算法:存储器的物理地址 = 段地址×10H + 偏移地址。 【例】段地址为2000H,偏移地址为3456H,则存储器的物理地址为23456H 逻辑地址 = 段地址:偏移地址;如 2000H: 3456H 2.3.1 通用寄存器组 P38 1. 数据寄存器 AX、BX、CX、DX 为16位长度,可8位使用:AH,AL,BH,BL …… 注意:寄存器名称上和功能上是有差异的! 2. 指针寄存器和变址寄存器。 SP,BP,SI,DI均为16位长度! 存放的将是段内的偏移地址(有效地址EA)。 2.3.2 段寄存器组 P39 ( 代码段寄存器CS和指令指针寄存器IP将合成程序计数器PC,将指向指令 存放位置; ( 堆栈段寄存器SS和SP合成后将指向堆栈区。 堆栈区:以后进先出的方式存放数据,用于子程序调用,中断等场

文档评论(0)

kehan123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档