于Libero的数字逻辑设计仿真及验证实验实验报告(实验4到8)..docVIP

于Libero的数字逻辑设计仿真及验证实验实验报告(实验4到8)..doc

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
于Libero的数字逻辑设计仿真及验证实验实验报告(实验4到8).

___计算机__学院 计科 专业 1班________组、学号 3114005812 姓名 林泽伟 协作者______________ 教师评定_________________ 实验题目_________基于Libero的数字逻辑设计仿真及验证实验_________ 熟悉EDA工具的使用;仿真基本门电路。 仿真组合逻辑电路。 仿真时序逻辑电路。 基本门电路、组合电路和时序电路的程序烧录及验证。 数字逻辑综合设计仿真及验证。 实验报告 1、基本门电路 一、实验目的 1、了解基于Verilog的基本门电路的设计及其验证。 2、熟悉利用EDA工具进行设计及仿真的流程。 3、学习针对实际门电路芯片74HC00、74HC02、74HC04、74HC08、74HC32、74HC86进行VerilogHDL设计的方法。 二、实验环境 Libero仿真软件。 三、实验内容 1、掌握Libero软件的使用方法。 2、进行针对74系列基本门电路的设计,并完成相应的仿真实验。 3、参考教材中相应章节的设计代码、测试平台代码(可自行编程),完成74HC00、74HC02、74HC04、74HC08、74HC32、74HC86相应的设计、综合及仿真。 4、提交针对74HC00、74HC02、74HC04、74HC08、74HC32、74HC86(任选一个)的综合结果,以及相应的仿真结果。 四、实验结果和数据处理 1、所有模块及测试平台代码清单 //74HC00代码-与非 // 74HC00.v module HC00(A,B,Y); input [4:1]A,B; output [4:1]Y; assign Y=~(AB);//与非 endmodule //74HC00测试平台代码 // testbench.v `timescale 1ns/1ns module testbench(); reg [4:1]a,b; wire [4:1]y; HC00 u1(a,b,y); initial begin a=4b0000;b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; #10 a=4b1111;b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; end endmodule //74HC02代码-或非 // 74HC02.v module HC02(A,B,Y); input [4:1]A,B; output [4:1]Y; assign Y=~(A|B);//或非 endmodule //74HC02测试平台代码 `timescale 1ns/1ns module test02(); reg [4:1]a,b; wire [4:1]y; HC02 u2(a,b,y); initial begin a=4b0000; b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; #10 a=4b1111; b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; end endmodule //74HC04代码-非 module HC04(A,Y); input [6:1]A; output [6:1]Y; assign Y=~A;//非 endmodule //74HC04测试平台代码 `timescale 1ns/1ns module test04(); reg [6:1]a; wire [6:1]y; HC04 u4(a,y); initial begin a=6b000001; #10 b=b1; #10 b=b1; #10 b=b1; #10 b=b1; #10 b=b1; end endmodule //74HC08代码-与 module HC08(A,B,Y); input [4:1]A,B; output [4:1]Y; assign Y=AB;//与 endmodule //74HC08测试平台代码 `timescale 1ns/1ns module test08(); reg [4:1]a,b; wire [4:1]y; HC08 u8(a,b,y); initial begin a=4b0000; b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; #10 a=4b1111; b=4b0001; #10 b=b1; #10 b=b1; #10 b=b1; end endmodule //74HC32代码-或 module HC32(A,B,Y); input [4:1]A,B; output [4:1]Y; assign Y=A|B;//或

文档评论(0)

fg09h0as + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档