数字集成电路课程设计报告(j).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字集成电路课程设计报告(j)

数字集成电路 课程设计报告 电路功能:F=~(A+B) CD 实现方式:有比逻辑pmos 姓名:XXXXXX 班级:电科XXXXXX 学号:XXXXXXXXXX 指导教师:XX 电路功能概述 通过利用有比逻辑电路图来实现F=~(A+B)CD的功能。该电路的基本功能是:当A,B中有一个至少为高电平,C,D均为高电平时,F输出低电平;若C,D,有一个是低电平,则F输出高电平;若A,B均为低电平,则F输出高电平。 电路设计阶段结果 电路图 添加完测试激励后的spice文件: 仿真结果 2.4 仿真结果分析 我们从仿真曲线中可以看到,显然该电路满足:当A,B中有一个至少为高电平,C,D均为高电平时,F输出低电平;若C,D,有一个是低电平,则F输出高电平;若A,B均为低电平,则F输出高电平。 版图设计与实现结果 加入焊垫后电路图 加入焊垫后tpr文件 4.3加入焊垫后spice文件 标准单元版图及自动生成版图 版图spice文件 LVS结果 GDSII文件

文档评论(0)

kakaxi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档