5.1 时序逻辑电路概述.docVIP

  • 8
  • 0
  • 约1.08千字
  • 约 5页
  • 2017-03-18 发布于贵州
  • 举报
时序逻辑电路概述 一、时序电路的组成框图: 说明: 1、:时序电路的输入信号; : 存储电路的输入信号。 (触发器输入信号) :存储电路的输出信号; (触发器输出信号) :时序电路的输出信号; 2、信号之间的逻辑关系: 脉冲方程: 输出方程: :时序电路输出逻辑式; 驱动方程: :触发器输入端逻辑式; 状态方程::驱动方程代入相应触发器的特性方程。 :次态,:现态 3、时序电路的现态和次态由触发器的和表示; 4、时序电路的时序图根据各个触发器的状态变化描述。 二、时序电路的特点: 时序电路的输出取决于同时刻的输入信号和电路原来的状态。 三、时序电路的分类 1.按照逻辑功能划分: 计数器、寄存器、移位寄存器等。 2.按照电路中触发器状态变化是否同步(触发器是否是同一CP)可分为: 同步时序逻辑电路和异步逻辑时序电路。 四、时序电路功能的描述方法 1、逻辑表达式(方程式) (1)时钟方程:各触发器时钟信号的逻辑表达式。 (2)输出方程:时序电路输出信号的逻辑表达式Z=f(Xn ,Qn) (3)驱动方程:各触发器输入端的逻辑表达式。 (4)状态方程:驱动方程代入各触发器特性方程可得。 注意:时钟有效时,状态方程有效,否则无效。 2、状态表(状态转换真值表) (1)、定义:反映时序电路的现态与次态、输出之间对应取值关系的表格称为状态转换表。 现态 次态 输出 Y 0 0 0 111 (2)、求法: (求次态: 1o、现态取值组合代入状态方程得次态; 2o、次态依次做为下次现态; 3o、本次次态和之前现态相同,则进入有效循环; 4o、有效循环后,补充列出现态其它可能的组合求相应的次态及输出。 (求输出:现态组合取值代入输出方程。 (3)、注意: (1)现态初始值给定时,从定值开始计算;如没给定,设现态起始值00…0依次计算。 (2)有效循环:现态组合构成一个循环。 有效状态:有效循环中被利用的状态。 无效状态:有效循环不包括的现态组合。 (3)自启动能力:无效状态在CP脉冲作用下最终进入有效循环。 3、状态图: 由现态到次态的转换示意图,由状态表画出。 注意: X:电路状态转换前的输入变量取值,无外加输入变量时不标注。 Z:电路状态转换前的输出值。 4、时序图: CP作用下各触发器状态的变化,由状态表画出。 注意:(1)触发器的触发特点。 (2)在图中标注CP有效点。

文档评论(0)

1亿VIP精品文档

相关文档