信号与系统下册系统分析与设计作者程耕国第12章课案.pptVIP

信号与系统下册系统分析与设计作者程耕国第12章课案.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
E-mail:shenjh@njupt.edu.cn 信号与系统 第12章 数字信号处理的硬件实现 12.1 信号量化的实现技术 12.2 数字信号处理器 12.3 小结 12.1 信号量化的实现技术 1 ADC的分类 2 ADC的量化噪声 ADC 将模拟量转换成数字量,简称为AD转换,完成这种转换的电路称为模数转换器(Analog to Digital Converter) ,简称ADC;或将数字量转换成模拟量,简称DA转换,完成这种转换的电路称为数模转换器(Digital to Analog Converter) ,简称DAC。 ADC的分类 1、闪速ADC 2、逐次逼近ADC 3、Σ- ΔADC ADC的量化噪声 A/D变换器的功能原理 12.2 数字信号处理器 1、 通用数字信号处理器 2、 TMS320C6000系列DSP介绍 3、 ADSP2106x系列DSP介绍 通用数字信号处理器 通用数字信号处理,也称DSP芯片,是一种特别适合于进行数字信号处理运算的微处理器,其主要应用是实时快速地实现各种数字信号处理算法。DSP芯片一般具有如下主要特点: (1) 在一个指令周期内可完成一次乘法和一次加法; (2) 程序和数据空间分开,可以同时访问指令和数据; (3) 片内具有快速 RAM,通常可通过独立的数据总线在两块中同时访问; (4) 具有低开销或无开销循环及跳转的硬件支持; (5) 快速的中断处理和硬件I/O支持; (6) 具有在单周期内操作的多个硬件地址产生器; (7) 可以并行执行多个操作; (8) 支持流水线操作,使取指、译码和执行等操作可以重叠执行。 TMS320C6000系列DSP TMS320C系列单片数字信号处理器是美国TI公司推出的通用信号处理器芯片。这种单片DSP把高速控制器的灵活性和阵列处理器的数值计算能力结合起来,从而提供了廉价的,比多个位片更为可取的处理器。基本特点如下: 1.修正的哈佛结构 2.广泛采用流水操作 3.专用的硬件乘法器 4.特殊的DSP指令 5.指令周期短 TMS320C6000系列DSP TMS320C6X是TI公司90年代中后期的最新一代DSP产品,它们是定点、浮点兼容的DSP序列,TI公司的C6X浮点DSP C6713,250MHz,浮点性能1.3GFLOPS;2003年,美 TI公司最高性能的定点DSP TMS320C6416上市,主频达720MHz,定点运算性能达6760MIPS。C6X结构主体是超长指令字(VLIW)体系结构的CPU,包含8个独立功能单元、32个32位寄存器、4通道DMA、1M位片内存储器,每秒种可执行lG以上次浮点运算。C6X从整体上可分为CPU核心、片上外设和存储器三个部分。CPU核心由取指单元、指令派发单元、译码单元、控制寄存器、寄存器文件、L单元、S单元、M单元、D单元、中断控制单元、仿真控制单元和Cache控制器组成。CPU包含8个并行的处理单元,分为相同的两组,每组由4个基本功能单元组成。片上外设划分为外部存储接口(EMIF)、增强的DMA(EDMA)、主机接口(HPI)、串口、定时器、启动配置块、L2控制器、电源管理模块、PLL产生器和中断选择子等部件。 TMS320C6X系列内部结构 C6X DSP的特点: 1、体系结构采用VLIW,片内八个并行处理单元,包括两个乘法器和六个算术逻辑单元,分为相同的两组。单个指令字长32位,八个指令组成一个指令包,总长度8×32位=256位。芯片内部设置了专门的指令分配模块,可以将每个256位的指令包,同时分配到8个处理单元并由8个单元同时进行。 2、采用加载/存储体系结构,数据在多个处理单元之间的传输靠32位通用寄存器,存储器寻址范围4G(32位)。 3、32位外部存储器接口,包括直接同步存储器接口,可与同步动态存储器(DRAM)、同步突发静态存储器(SBRAM)连接;C6X可方便地配置不同速度、不同容量、不同复杂程度的存储器。 4、TMS320C6X的指令集可进行字节寻址,获得8位/16位/32位数据,可提高存储器的利用率;指令集中的所有指令都是有条件执行指令,可以根据条件决定是否执行。 5、具有灵活的锁相环路时钟产生器(×1,×2,×4),可以对50MHz输入时钟进行不同的倍频处理。双通信道白加载DMA协处理器用于数据的DMA传输。 6、l6位宿主机接口,可以配置为宿主DSP的加速器,兼容IEEE1149.1 JTAG。功耗低,使用DSP核的省电形式可以降低功耗,LOAD/STORE结构,具有非常复杂的多级流水线。 7、C6X DSP采用流水线结构,使得指令高效执行,有利于编程、调试、电路的应用开发。先进的三级扩展流水线结构可以实现高速的运算处理,实现高级的

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档