嵌入式无线安全接入点硬件平台设计.pdfVIP

嵌入式无线安全接入点硬件平台设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式无线安全接入点硬件平台设计.pdf

第二部分科研变流篇 嵌入式无线安全接入点硬件平台设计 杨奎武1 韦大伟1 屠振2 1 信息工程大学电子技术学院,郑州,450004 2信志工程大学信息工程拳睫。郜州,480002 嵌入式系统MPC860的无线安奎接入点(AP)设计方案。系统中引入了FPGA作为岳奎模块,可以动态地更改 加密算法,使得整个系统琦能曼活.并可以根据实际需要绮嵌入式安奎接入点的-睫能进行扩充扣裁剪。 关键词FPGA,无线挂入.最,嵌入式系统,I。inux 引 言 目前,以计算机技术为基础、以应用为中心、软硬件可裁剪的嵌人式系统已广泛应用于制造工业、军事装备、 消费类产品等领域。同时.随着无线嗣络技术的成熟以及无线设备性价比的提高,将嵌入式系统接人无线网络成 为可能。通过无线网络连接嵌入式系统进行信息传递,安拿认证,加密解密将极大地提高无线两络的安全性能以 及信息的传送效率。本文给出了一种基于嵌入式处理器MPC860和FPGA的无线安全接人点设计方案。 2无线安全接入点的功能描述 无线接人点AP(AccessPoint)通过标准的RJ45接口可以连接到传统的集线器或者交换机E。一个接人 点可以认为是一个中继器,在有线局域同和无线设备之间进行信息的转发。由于有线局域网和无线局域网各 自协议和信息速率的不同,因此无线接人点的主要功能就是进行信息据式的转换和转发。但由于目前无线局 域网协议仍不够健全,易受攻击,因此又引人了无线安全接入点。就安全接人点而言,就是在传统接人点的基 础上为其增加了安全措施,如密钥管理.认证,数据加解密等。 3系统硬件设计 3.1 系统结构 嵌入式无线安全接人点硬件包括嵌入式系统板卡和无线霸卡丽部分。其中无线网告主要用于无线网络数 据的收发工作;嵌入式系统板卡主要完成密钥管理、密钥分发和数据的加解密等,是整个系统的核心。两部分 通过PCMCIA接口相连接。嵌入式系统板卡的结构如图1所示。 围1嵌入式系统板卡结构 系统中核心芯片采用Motorol丑公司的32位微处理器MPC860芯片.由于该芯片具有功耗低、性能高的特 点.所眦广泛应用于通信系统领域。MPC860内置了双处理器,一个是具有通用编程功能的高性能PowerPC CESC2006年第一届全国嵌入式系统学术交流套论文集 内核,另一个足通信处理模块(CPM);由于CPM分担了嵌入式PowerPC内核的外国工作任务,因此这种双处 理器结构的功耗要低于传统体系结构的处理器。内核工作在50~80MHz,同时芯片还具有与以太网收发器 相连的MII接口、PCMCIA接口、串口以及系统测试需要的JTAG接口等。 3.2 MIl接口设计 系统板矗中MPC860与以太网相连的以太网收发器采用中国台湾RE— ALTEK公司的RTL8201芯片,该芯片可以实现10/100MHz以太同的所 有功能。其中RTI.8201与MPC360之间采用MII接口相连接,接口如图2 所示。 从图2中可以看出发送和接收数据的总线宽度都为4位,接El时钟 信号RXCI.K在100Mbps和10Mbps速率情况下分别为25MHz和2.5 MHz,信号COl,和CRS分别用来进行冲突检测和载波监听。 圈2 MII接口框厢 3.3利用MPC860对FPGA进行配置 在系统设计中为了能够方便地对FPGA进行配置,不但采用了直接利用JTAG接仁j进行配置的方法.而 且还可以利用EPLD和MPC960对FPGA进行配置,从而可以方便地进行加解密算法的更新。 载完成}而Clk的Data则是用于在下载时产生时钟和数据位的。每一个DClk时钟周期写入1个位数据。 MPC860从串下载模式的信号连接如图3所示。 M陀S60 EPLD 郦。二 圈3从串下载模式信号连接圈 3.4 FPGA数据加解密模块设计 系统板卡中FPGA主要进行数据的加解密工作。它同MPC860之

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档