8Multisim在数字逻辑电路中的应用试卷.ppt

  1. 1、本文档共150页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
  2) 创建电路   (1) 在元(器)件库中单击Basic(基本元器件),再单击电阻,R1、R2、R3取1 kohm,R10、R11、R12、R13、R14、R15取2 kohm。   (2)? DAC输入D3、D2、D1、D0由字信号发生器产生。靠近运放U1的数据为高位(D3)接字信号发生器高位(3端)。电路如图8-26所示。 图8-26 T型电阻网络DAC   3) 观测输出   启动仿真开关,双击字信号发生器图标,设置参数,通过字信号发生器的输入数据为0000~0111递增。双击示波器图标,观测输出波形为阶梯形波,如图8-27所示。 图8-27 T型电阻网络DAC构成的梯形波发生器 8.12 555定时器及其应用   555定时器有TTL型和CMOS型两类产品,它们的功能和外部引脚排列完全相同。   LM555H定时器的逻辑符号如图8-28中的器件U1所示。   管脚1为接地端GND。   管脚2为低电平触发输入端TRI。该端电平低于VCC/3(或VCO/2)时,输出Q为高电平。   管脚3为输出端OUT。   管脚4为复位端RST。RST=0时,Q=0。   管脚5为控制电压输入端CON。   管脚6为高电平触发端THR。该端电平高于2VCO/3 (或VCO)时,输出Q为低电平。   管脚7为放电端DIS。   管脚8为电源VCC。   当管脚5外接控制电压VCO时,管脚6的比较电压为VCO,管脚2的比较电压为VCO/2。   例8.12 利用LM555H定时器设计多谐振荡器。   1) 原理   当LM555H定时器按图8-28所示电路连接时,就构成了自激多谐振荡器,其中R1和R2是外接定时电阻,C2是外接定时电容。图中电阻R1、R2及电容C2构成充放电回路,当VC22VCC/3时,555内部三极管导通,电容C2通过电阻R2放电;当VC2VCC/3时,555内部三极管截止,电容开始充电。负脉冲宽度TWL=0.7R2C2,正脉冲宽度TWH=0.7(R1+R2)C2,振荡频率f=1/[0.7(R1+2R2)C2]。 图8-28 用555定时器构成的多谐振荡器   2) 创建电路   (1) 在元(器)件库中单击MIXED(混合集成电路),再单击555,选中LM555H芯片,单击OK确认。   (2) 在元(器)件库中单击Basic(基本元器件),选取电阻R1、R2以及电容C2。   (3) 管脚5端CON通过C1=0.01?uF悬空,管脚4端RST通过V1接高电位,将定时电容C2上的电位信号和3端OUT输出信号接示波器。由LM555H定时器构成的多谐振荡器如图8-28所示。     3) 观测输出   启动仿真开关,双击示波器图标,可得输出波形,如图8-29所示。锯齿波形为电容C2上的电位信号,矩形波为 3端OUT电位信号,显然电路毋需激励,自动产生脉冲信号。   移动示波器指针1和指针2,可测量负脉冲宽度TWL、正脉冲宽度TWH和振荡频率f。 图8-17 输出波形 8.8 集成异步计数器及其应用   不同型号的计数器,其功能亦不尽相同,其不同点表现在计数方式、计数规律、预置方式、复位方式、编码方式等几个方面。7490是一个二-五-十进制异步计数器,由一个二进制计数器和一个五进制异步计数器构成。7490N的逻辑符号如图8-18中的器件U3所示。INA是时钟脉冲输入端,与QA构成一个二进制计数器。INB是时钟脉冲输入端,与QDQBQC构成一个五进制计数器。R01、R02是异步清零控制端,且高电平有效,当R01、R02同时为高电平时清零。R91、R92是异步置9控制端,且高电平有效,当R91、R92同时为高电平时置9。通过简单的外部连接可以构成十进制计数器。由于7490D有8421BCD码和5421BCD码两种接法,因此产生清零脉冲和置9脉冲的译码电路是不同的。若需要构成10以内其他进制计数器,只需把计数输出加上适当门电路反馈到R01、R02、、R91和R92即可。   例8.6 用7490N构成一个8421BCD码十进制计数器。   1) 原理   计数输入端 INA接外来时钟,将计数输入端INB和QA相连,QD为高位输出,QA为低位输出,则构成8421BCD码计数器。由7490N的功能可知:R01、R02两个置零输入端同时接高电平1(VCC)时,计数器清零;R91、R92两个置9输入端同时接高电平1(VCC)时,计数器置9。构成十进制计数器时,将R01、R02、R91、R92全接低电位。   2) 创建电路   (1) 在元(器)件库中单击TTL,再单击74系列,选中计数器7490N。   (2) 取方波信号作为时钟计数输入。双击信号发生器图标

文档评论(0)

希望之星 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档