微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件.pdfVIP

微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术教师指导手册教学课件作者孟虎微机教师指导手册03课件.pdf

微机原理 课 3 讲 微机教师指导手册 主讲人 课 题 8086/8088CPU的外部结构 目的任务 1、了解 8086/8088CPU的两种工作模式及其引脚定义; 2、了解有关 8086/8088时序的基本概念。 重点难点 1、8088CPU的两种工作模式以及各模式下引脚的功能 2、时序的概念以及 8088CPU的各种时序的概念 教学方法 讲授 使用教具 传统教学法(粉笔和黑板) 提问作业 备课时间 年 月 日 上课时间 年 月 日 审 批 教研室主任(签字): 年 月 日 抽 查 系主任(签字): 年 月 日 2.3.1 8086/8088CPU的工作模式 8088的特点: 8088 CPU是一块具有 40条引出线的集成电路芯片; 为了减少芯片的引线,有许多引线具有双重定义和功能,采用分时复用方式工作,即在不同 时刻,这些引线上的信号是不相同的; 当MN/ MX =0时,8088CPU工作在最大模式之下;8088CPU上的MN/ MX =1时,8088CPU 工作在最小模式之下; 解释: 分时复用的定义 最小模式以及最大模式的定义 2.3.2最小模式下的引线 学习要点:各引线的英文含义、引线的功能、输入或输出 1.地址总线和数据总线 数据总线用来在 CPU与内存储器(或 I/O设备)之间交换信息,地址总线由 CPU发出,用 来确定 CPU要访问的内存单元(或 I/O设备)的地址信号。 AD0~AD7:它们是地址、数据多路复用的输入输出信号线,其信号是经三态门输出的。此 处,A代表address,D代表data。 A8~A15:它们是三态输出引线。在CPU寻址内存或接口时,由这些引线送出地址A8~A15。 2.地址/状态总线 A16~A19/S3~S6:这是 4条时间复用、三态输出的引线。A代表address,S代表status。 3.控制总线 IO/ M:input output/memory,含义见课本。 WR:write,含义见课本。 DT/ :data transfer/ data receive,其含义见课本。 DEN:data concent RD:read READY:它是准备就绪输入信号,高电平有效。当CPU对存贮器或I/O进行操作时,在T3周 期开始采样READY信号。若其为低,表明被访问的存贮器或I/O还未准备好数据,则应在T3 周期以后,插入TW周期(等待周期),然后在TW周期中再采样READY信号,直至READY变 为有效(高电平),TW周期才可以结束,进入T4周期,完成数据传送。 INTR:interrupt,可屏蔽中断请求输入信号,高电平有效。 TEST:见课本 NMI:非屏蔽中断输入信号 RESET:它是 CPU的复位输入信号,高电平有效。 INTA:interrupt allow,它是 CPU输出的中断响应信号 HOLD:它是高电平有效的输入信号,用于向 CPU提出保持请求。 HLDA:hold answer,这是 CPU对 HOLD请求的响应信号,是高电平有效的输出信号。 CLK:这个是时钟信号输入端。由它提供CPU和总线控制器的定时信号。8088 的标准时钟 频率为 5MHZ。 VCC:它是 5V电源输入引脚。 GND:它是接地端。 2.3.3最大模式下的引线 当 MN/ MX =0时,8088CPU工作在最大模式之下。此时,除引线 24到 34之外,其他引线 与最小模式完全相同。 2S 、 1S 、 0S :这是最大模式下由 8088CPU经三态门输出的状态信号。 RQ / 0GT 、RQ / 0GT :它们是总线请求允许引脚。 LOCK:它是一个总线封锁信号,低电平有效。 QS1、QS0:它是CPU输出的队列状态信号。 HIGH:在最大模式时始终为高电平输出。 2.4.1时序的概念 1.时序的概念 所谓时序,是指计算机在工作过程中,CPU发出的一系列控制信号之间的时间关系。 2.内部时序和外部时序 内部时序是用于控制 CPU各操作之间的工作过程的,一般情况下,我们不必去关注它。 外部时序是用于控制各种外围设备之间、或外围设备与 CPU 之间的信息交换过程的。也就 是说 8086/8088的外部时序主要表现为读写存储器、访问总线的过程。 2.

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档