常见面试笔-verilog程序库讲义.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
加减法 module addsub ( input [7:0] dataa, input [7:0] datab, input add_sub, // if this is 1, add; else subtract input clk, output reg [8:0] result ); always @ (posedge clk) begin if (add_sub) result = dataa + datab; //or assign {cout,sum}=dataa+datab; else result = dataa - datab; end endmodule 四位的 全加法器. module add4(cout,sum,a,b,cin) input[3:0]a,b; input cin; output [3:0] sum; output cout; assign {cout,sum}=a+b+cin; endmodule 补码不仅可以执行正值和负值转换,其实补码存在的意义,就是避免计算机去做减法的操作。   1101 -3 补 + 1000 8 01015 假设 -3 + 8,只要将 -3 转为补码形式,亦即 0011 = 1101,然后和 8,亦即 1000 相加 就会得到 5,亦即 0101。至于溢出的最高位可以无视掉。 乘法器 module mult(outcome,a,b); parameter SIZE=8; input[SIZE:1] a,b; output reg[2*SIZE:1] outcome; integer i; always @(a or b) begin outcome=0; for(i=0,i=SIZE;i=i+1) if(b[i]) outcome=outcome+(a(i-1)); end endmodule 另一种乘法器。在初始化之际,取乘数和被乘数的正负关系,然后取被乘数和乘数的正值。输出结果根据正负关系取得。 else if( Start_Sig ) case( i ) 0: begin isNeg = Multiplicand[7] ^ Multiplier[7]; Mcand = Multiplicand[7] ? ( ~Multiplicand + 1b1 ) : Multiplicand; Mer = Multiplier[7] ? ( ~Multiplier + 1b1 ) : Multiplier; Temp = 16d0; i = i + 1b1; end 1: // Multipling if( Mer == 0 ) i = i + 1b1; else begin Temp = Temp + Mcand; Mer = Mer - 1b1; end 2: begin isDone = 1b1; i = i + 1b1; end 3: begin isDone = 1b0; i = 2d0; end endcase assign Done_Sig = isDone; assign Product = isNeg ? ( ~

文档评论(0)

***** + 关注
实名认证
内容提供者

我是自由职业者,从事文档的创作工作。

1亿VIP精品文档

相关文档