网站大量收购独家精品文档,联系QQ:2885784924

第四章电路性能分析.ppt.ppt

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第四章电路性能分析.ppt.ppt

VLSI概論 Introduction to VLSI 第四章 電路性能分析 by Chiou-kou Tung, IC Design Lab, EE, NCUT 影響電路工作速度的元件 一個電路的工作速度或切換速度(switching speed)決定於輸出端所接的電容與電阻。 電容包括接線電容、閘極電容、擴散層電容(接到輸出端的汲極區域)及其他寄生電容與接點電容。 接線電容由金屬或多晶矽當導線產生,且包含其邊緣電容。 影響電路工作速度的閘極電容 閘極電容:是輸出端接到下一級輸入的閘極上的電容。因 此對於CMOS而言,它至少會有兩個閘極電 容:一個為PMOS上的電容,另一個為NMOS上 的電容。也就是說,扇出數目愈多的邏輯閘, 其輸出端所接的閘極電容個數愈多,其工作速 度也就愈慢。 影響電路工作速度的閘極電容 閘極電容Cg可表示為 : Cg = Cgs + Cgb + Cgd 影響電路工作速度的閘極電容 雖然MOS在不同工作模式,不同偏壓下,整個電容效應值就會有差異;然而閘極電容Cg卻近似於「閘--氧化層」電容值,除了偏壓值介於零與臨限電壓之間的範圍之外,不過在數位電路中偏壓在這範圍之內的時間相當短暫,它可以被認為是趨於一個定值 , 其中A為閘極面積(或設計的通道面積),而 則是每單位面積的「薄氧化層」電容為 其中 為氧化層厚度。 影響電路工作速度的 擴散層電容 擴散層電容:當擴散n型雜質進入基體形成汲極及源極時,NMOS電晶體於是產生。由於擴散形成的汲極與源極是近乎長方體,而且極性與基體相反,於是乎,其電容效應除了本身(汲極或源極)表面積產生的電容之外還要考慮這些長方體的四周與旁邊的基體形成的電容。 影響電路工作速度的 擴散層電容 擴散層電容包含擴散表面與基體相鄰生成的電容和擴散區域四周邊牆與基體產生的電容效應,因為擴散的深度為一定值,所以這個因邊牆感應的電容值與擴散區域四周長度成正比。因此全部的擴散層電容可表示為: 其中a、b為擴散區域的長與寬,Cja為每um2會產生多少接面電容,Cjp則是每um會產生多少周邊電容。從上面這個式子可以發現,當擴散區域面積因技術進步線寬得以縮短而減少時,周邊電容就變得更重要。 影響電路工作速度的接線電容與其他電容 接線電容:是輸出端接至下一極輸入端所需要的訊號導線產 生的電容稱之,一般多利用金屬和多晶矽作為導 線。但是,金屬產生的電阻電容效應均比多晶矽 還要來的小,因此大部份的導線應該盡量使用金 屬,直到要接至閘極時才換成多晶矽。 其他電容:電容可能存在於任兩個電板之間,因此底下的這 些情況都會有電容的產生:閘極與通道之間、多 晶矽與基體之間、擴散層與基體之間、第一層金 屬與基體之間、第二層金屬與基體之間、第一層 金屬與第二層金屬之間、第一層金屬與多晶矽之 間、第二層金屬與多晶矽之間,這是對於雙層金 屬單層多晶矽製程而言,若是雙層金屬雙層多晶 矽的製程技術,就還要考慮第二層多晶矽與其他 層導體之間可能產生的電容。 影響電路工作速度的電阻 電阻估算:一物質截面積A,長度 ,電阻係數ρ,則此物質的電阻值R可以表示成: 在積體電路中各層物質的厚度有其定值t,因此可以表示成: 影響電路工作速度的電阻 其中w為該層物質的寬, 稱之為方塊電阻(square resistance)或薄層電阻(sheet resistance),以歐姆/方塊或Ω/□為單位。因此某一層物質的電阻就很輕易的以Rs倍計算出來。 電阻的估算 電阻估

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档