verilog 12位超前进位加法器.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
verilog 12位超前进位加法器

12位流水线加法器的设计 2016311030103 吴昊 实验目的 用verilog实现12位流水线加法器 实验原理 12位加法器是将3个4位加法器串行连接而形成的。如果每个4位加法器都有100ns的吞吐延迟,那么该结构的最大延迟时间将是300ns。在同步电路中,这种结构是为了使所有的操作都在同一时钟周期内进行。本文采用另一种流水线结构可以通过把该处理过程分配到多个时钟周期上,以更高的吞吐速率进行操作。速度和物理资源的折中保证了这种方法是可行的。 这种流水线结构包含一个数据输入寄存器IR,输出寄存器OR和之间的传播寄存器PR1和PR2.这种结构对数据进行序列化,因此在一个给定的时钟周期内,进位只能在1/3个数据路径中传播。输入数据通路接口以同步方式给运算单元提供完整的输入字,但是此时仅仅形成了低4位数据字节的和。然后将那个“和”与其左面的数据一起存入20位内部寄存器PR1中。在下一个时钟周期内,形成中4位数据字节的和,并且将其与低4位字节和,这一周期的进位一起存入PR2中。在第三个时钟周期内,形成高4位数据字节的和,并将低、中4位数据字节的和输出进位一并存入12位输出寄存器OR。利用这种内部寄存器,该流水线单元可以近似工作在原价发起频率的三倍平频率上。在最初的延迟周期后,每隔100ns就会在单元的输出端出现一个新的和。 12位加法器流水线结构: Verilog代码 源代码: module add12(a,b,c_in,c_out,sum,clock); input [11:0] a,b; input c_in,clock; output [11:0] sum; output c_out; reg [24:0] IR; reg [20:0] PR1; reg [16:0] PR2; reg [12:0] OR; wire [3:0] A,C,E; wire B,D,F; assign {c_out,sum}=OR; add4 wh1(A,B,IR[4:1],IR[8:5],IR[0]); add4 wh2(C,D,PR1[8:5],PR1[12:9],PR1[4]); add4 wh3(E,F,PR2[12:9],PR2[16:13],PR2[8]); always@(posedge clock) begin IR[0]=c_in; IR[4:1]=a[3:0]; IR[8:5]=b[3:0]; IR[12:9]=a[7:4]; IR[16:13]=b[7:4]; IR[20:17]=a[11:8]; IR[24:21]=b[11:8]; PR1[3:0]=A; PR1[4]=B; PR1[8:5]=IR[12:9]; PR1[12:9]=IR[16:13]; PR1[16:13]=IR[20:17]; PR1[20:17]=IR[24:21]; PR2[7:4]=C; PR2[8]=D; PR2[3:0]=PR1[3:0]; PR2[12:9]=PR1[16:13]; PR2[16:13]=PR1[20:17]; OR[11:8]=E; OR[12]=F; OR[7:0]=PR2[7:0]; end Endmodule 4位超前进位加法器模块: module add4(sum,c_out,a,b,c_in); output [3:0] sum; output c_out; input [3:0] a; input [3:0] b; input c_in; wire [3:0] g=ab; wire [3:0] p=a^b; wire c1,c2,c3,c4; assign c1=(p[0]c_in)|g[0], c2=(p[1]p[0]c_in)|(p[1]g[0])|g[1], c3=g[2]|(p[2]g[1])|(p[2]p[1]g[0])|(p[3]p[2]p[1]p[0]c_in), c4=g[3]|(p[3]g[2])|(p[3]p[2]g[1])|(p[3]p[2]p[1]g[0])|(p[3]p[2]p[1]p[0]c_in); assign sum[0]=p[0]^c_in, sum[1]=p[1]^c1, sum[2]=p[2]^c2, sum[3]=p[3]^c3; assign c_out=c4; endmodule 测试代码: module add12_test; reg [11:0] a,b; reg c_in,clock; wir

文档评论(0)

shuwkb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档