08级计机组成原理本科期末试题A带答案(史岚).docVIP

08级计机组成原理本科期末试题A带答案(史岚).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
08级计机组成原理本科期末试题A带答案(史岚)

PAGE  PAGE 5 总分一二三四五六七八  学 院班 级学 号姓 名 ……………○……………密……………○……………封……………○…………线……………………………… 东北大学考试试卷(A卷)          2010—2011学年第 一 学期 课程名称: 计算机组成原理(共5页,八个大题) ┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄┄ 在浮点加减运算中,当运算结果的尾数绝对值大于1时,需要对结果进行 A ,其操作是 B 。 A:右规(向右规格化) B:尾数右移一位,阶加1 2.按字节编址的计算机主存储器,每次读/写 A 个二进制位,16位二进制地址码所能访问的存储容量是 B KB。 A:8 B:64 3.某计算机字长为32位,存储容量2MW,若按半字编址,它的寻址范围是 A 。 A:4M(0~4M,0~4M-1) 4.程序控制类指令的功能是 A 。 A:改编程序执行顺序 5.计算机中时序信号最基本的体制是 A 。 A:电位-脉冲制 6.微指令的编码表示法中分段编码的原则是可以把 A 的微命令编在同一字段内,而 B 的微命令应该编在不同的字段内。 A:相斥(互斥) B:相容 7.DMA传送可采用以下三种方式: A 、 B 和 C 交替访内。 A:CPU停止访问内存 B:周期挪用(周期窃取) (A,B无顺序) C:CPU和DMA 8.统一编址方式是将 A 和 B 统一进行编址。 A:内存单元 B:I/O端口(设备接口中寄存器)(A,B无顺序) 9.CPU内部的中断允许触发器用来表示 A 。 A:CPU开放或禁止响应可屏蔽的中断请求 10.组合逻辑控制的计算机中采用的三级时序信号是:主状态周期(CPU周期)电位、节拍电位和 A 。 A:(节拍)脉冲 11.二进制浮点数X=-0.100000111B ×2-1000B写成IEEE754标准的单精度(32位)浮点数并压缩成十六进制应为 A 。 A:BB038000H 12.DRAM存储器的刷新一般有 A 、 B 和 C 三种方式。 A:集中式 B:分散式 C:异步式 (无顺序) 13.中断响应周期需要保护的两个关键硬件状态是 A 和 B 。 A:程序断点(PC内容) B:程序状态字(PSW) (无顺序) 14.单重中断和多重中断的主要区别在于 A 。 A:后者允许嵌套 15.某计算机的Cache-主存系统中,Cache的存储周期为4.5ns,主存的存储周期为20ns。已知在一段给定时间内,CPU共计访问该Cache-主存系统4500次,其中340次访问主存。则该Cache的命中率为 A 。 A:92.44% 16.设相对寻址的转移指令占两个字节,第一个字节是操作码,第二个字节是补码表示的相对位移量;若CPU每当从存储器取出一个字节即自动完成(PC)+1,设当前PC的内容为2002H,要求转移到200AH地址,则该转移指令第二个字节的内容应为 A H。 A:06 ……………○……………密……………○……………封……………○…………线……………………………… 三、(10分)某计算机主存具有24bit地址和16 bit的字长。问: (1)该存储器能存储多少字节的信息? (2)如果用4M×4 bit的SRAM芯片组成该存储器,需要多少片? (3)用文字简要说明这些SRAM芯片如何组织并指出需要多少位地址做芯片选择? 解答: (1)32MB(32M个字节) (2)需16片 (3)每4片4M×4 bit的SRAM芯片并联成一个4M×16 bit的单元,再用4个这样的单元(共16片)串联,四个单元的选择及芯片选择使用24位地址中的高2位:A23和A22(A21~A0这22位为片内寻址用)。 二、(10分) 若要用74181和74182器件设计二级先行进位的16位ALU,问74181和74182各需要用几片?请使用74181和74182的逻辑符号画出该16位ALU的逻辑框图(图中主要表示出进位之间的连接关系即可)。 解答:需要74181共4片,74182共1片。 逻辑框图如下: ……………○……………密……………○……………封……………○…………线……………………………… 五、(13分)假定某计算机主存与数据Cache之间采用直接映射方式,块大

文档评论(0)

yyongrjingd7 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档