- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础[第三版周良权]4
概 述
在数字电路系统中,经常采用触发器以及由它们与各种门电路一起组成的时序逻辑电路。
时序逻辑电路的特点是:输出状态不仅取决于当时的输入信号状态,而且还与原输出状态有关。
电路结构上存在反馈,使时序逻辑电路具有记忆功能,即在输入信号作用撤消后,能保持在输入信号作用时所具有的输出状态。
触发器的分类方法有三种:
按有无动作的统一时间节拍(时钟脉冲)来分:有基本触发器(无时钟触发器)和时钟触发器。
按电路的结构来分:有主从触发器、维持阻塞触发器、边沿触发器和主从型边沿触发器等。
按逻辑功能来分:有 RS 触发器、D 触发器、JK 触发器、T 触发器、T’触发器。
有两个稳定状态(简称稳态):用来表示逻辑 0 和 1。
在输入信号作用下,触发器的两个稳定状态可相互转换(称为状态的翻转)。输入信号消失后,新状态可长期保持下来,因此具有记忆功能,可存储二进制信息。
一个触发器可存储 1 位二进制数码
触发器的基本特性
一、电路结构:
由两个与非门构成, 两个输出端,一个为Q,一个为 .正常情况下, 两个输出端是逻辑互补的,即一个为0,一个为1。两个输入输。“R”、“S”上面的非线,表示这种触发器输入信号为低电平有效.
4.1 基本 RS 触发器
二.基本工作原理
1、有两个稳定的状态
当Q=1时,G1输入端全为1,则G1输出为0, G2输入端有0,则G2输出端为1。
当输入端全为1时,输出端不变
1
1
1
1
0
1
0
规定:以Q输出端的状态为
触发器的状态
当Q=0时,G1输入端有0,则G1输出端为1, G2输入端全为1,则G2输出端为0
1
1
0
0
1
0
当输入端全为1时,输出端不变
1、有两个稳定的状态
2、在低电平信号作用下,触发器可以从一个稳态转换到另一个稳态
G1输入有0,则G1输出端为1, G2输入全为1,则Q=0.
Q由1变为0
置0端
0
1
1
1
1
0
G2输入有0,则Q=1,G1输入全为1,则G1输出端为0
Q由0变为1
置1端
1
0
0
1
2、在低电平信号作用下,触发器可以从一个稳态转换到另一个稳态
3、失效的状态
正常情况下,两上输出端逻辑互补,但此时为非正常状态,不能使用该输入信号。
0
0
1
1
一、当电路进入新的稳定状态后,即使撤销
了输入信号,触发器翻转后的状态也能够稳定的
保持。
特点:
三.逻辑功能的表示方法
(1) 真值表
输入信号
输出状态
Q
功能说明
1 1
1 0
0 1
0 0
不 变
0 1
1 0
不 定
保持
置0
置1
失效
与非门组成的基本RS触发器的真值表
(2)用逻辑符号图表示
(3)用时序图(波形图)表示
1
0
1
1
1
1
1
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
1
1
1
不定
(4) 或非门构成的基本 RS 触发器
电路结构:
输入端为高电平有效.
逻辑功能的表示方法
输入信号
S R
输出状态
Q
功能说明
0 0
0 1
1 0
1 1
不 变
0 1
1 0
不 定
保持
置0
置1
失效
或非门组成的基本RS触发器的真值表
演示
演示
演示
演示
与非门和或非门基本RS触发器组成的真值表
输入
输出
功能说明
1 1 0 0
1 0 0 1
0 1 1 0
0 0 1 1
不 变
0 1
1 0
不 定
保持
置0
置1
失效
输入端各自取反,其真值表相同.
例1:用RS
文档评论(0)