第05章.微机的存储器总汇.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机的存储器;1、按存取速度和在计算机系统中的地位分类 两大类:内存(主存)和外存(辅存); 图5.1为CPU与存储器的连接结构示意图。图中内存由半导体存储器芯片组成,外存则有磁带、硬磁盘和软磁盘等。; 一、半导体存储器的分类; 二、半导体存储器的组成;① 存储体;② 地址译码电路;③ 片选和读写控制逻辑;5.2 随机存取存储器;一、静态随机存取存储器SRAM (一)SRAM的基本存储电路 由6个MOS管组成的RS触发器. ;负载管;行向选通门;(二)静态RAM的组成;1.读出过程 (1)地址码A0-A11加到RAM芯片的地址输入端,经X与Y地址译码器译码,产生行选与列选信号,选中某一存储单元,该单元中存储的代码,经一定时间,出现在I/O电路的输入端。I/O电路对读出的信号进行放大、整形,送至输出缓冲寄存器。缓冲寄存器一般具有三态控制功能,没有开门信号,所存数据还不能送到DB上。;(四)静态RAM芯片举例 常用的Intel 6116 是CMOS静态RAM芯片,它的存储容量为2K×8位:;;4; 动态RAM芯片是以MOS管栅极电容是否充有电荷来存储信息的; 写入操作时,写选择线上为高电平,T1导通。待写入的信息由写数据线通过T1加到T2管的栅极上,对栅极电容Cg充电。若写入1,则Cg上充有电荷;若写入0,则Cg上无电荷。写操作结束后,T1截止,信息被保存在电容Cg上。; 刷新; 2.单管动态基本存储电路 ;Intel 2116 16K×1;Intel 2116的内部结构如图5.11所示:;;一、只读存储器存储信息的原理和组成 ;  ROM的组成由地址译码电路、存储矩阵、读出电路及控制电路等部分组成。图5.13是有16个存储单元、字长为1位的ROM示意图。;(一)不可编程掩模式MOS只读存储器 由器件制造厂家根据用户事先编好的机器码程序,把0、1信息存储在掩模图形中而制成的ROM芯片。这种芯片制成以后,它的存储矩阵中每个MOS管所存储的信息0或1被固定下来,不能再改变,而只能读出。;(三)可擦除、可再编程的只读存储器 ;(一)Intel 2716的引脚与内部结构 2716 EPROM芯片的容量为2K×8位;;(二)2716的工作方式 2716的工作方式见表5.3所示:;5.4.1 存储芯片的扩充;1、位数的扩充 ;两片2114(1K X 4 )构成1K X 8;芯片的地址线和芯片的容量有关,通常少于系统地址线的根数(20根) 连接时,通常把芯片的地址线与系统的低位地址总线相连 称与芯片相连的系统低位地址线为片内地址 寻址时,这部分地址的译码是在存储芯片内完成的,所以又称为“片内译码”;片内译码;系统总线的高位地址???;地址扩充(字扩充);用4片16K×8位的存储器芯片组成64K×8位存储器连接线路。;各芯片的地址取值范围 ; 3、综合扩充 ;芯片组;;片选输入; 某计算机有地址线18位,数据线8位,现选用4K×4位的静态RAM芯片组成该机的内存,问 1、该机允许的最大内存空间多大?256KB 2、若设定基本的芯片模块容量为32K×8,该机共需几个这样的模块?8 3、每个模块内包含多少个4K×4位的RAM芯片?16 4、主存共需多少个RAM芯片?CPU如何选择这些模块?128 CPU选择各模块的方法是:地址线A14-A0为模块内连接,用地址线A17,A16,A15通过一个38译码器,其输出端作为8各模块的片选端; 一台8位微机的地址总线为16条,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的。问可用的最高地址是多少?BFFFH ; 用8片2114(1K×4)构成的4K×8的存储器,与8位的一个微处理器相连,求:每组芯片的地址范围,存储器有没有重叠区?;; 关于译码(2):全译码;全译码示例;只有部分(高位)地址线参与对存储芯片的译码 每个存储单元将对应多个地址(地址重复),需要选取一个可用地址 可简化译码电路的设计 但系统的部分地址空间将被浪费;部分译码示例;只用少数几根高位地址线进行芯片的译码,且每根负责选中一个芯片(组) 虽构成简单,但地址空间严重浪费 必然会出现地址重复 一个存储地址会对应多个存储单元 多个存储单元共用的存储地址不应使用;线选译码示例;二、存储器与8086CPU的连接; 当微机系统的存储器容量少于16K字时,宜采用静态RAM芯片 8086 CPU无论是在最小方式或最大方式下,都可以寻址1MB的存储单元,存储器均按字节编址;(一)CPU外部总线的负载能力 在小系统中,CPU可以与存储器直接相连。 较大的存储系统中,连接的存储器芯片片数较多,就会造

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档