DFT频谱分析系统的FPGA设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DFT频谱分析系统的FPGA设计与实现

2010年 第29卷 第8期 传感器与微系统 (TransducerandMicrosystemTechnologies) 113 DFT频谱分析系统的FPGA设计与实现 陈至坤 ,李 胜 ,陈 韬 ,王福斌 ,孙晓磊 (1.河北理3-大学计算机与 自动控制学院,河北 唐山063009;2.天津市德力电子仪器有限公司,天津300113; 3.东北大学 机械-3程与 自动化学院,辽宁 沈阳 110004;4.天津大学 电信学院。天津 300072) 摘 要:设计与实现了一种基于FPGA的DFT频谱分析系统。系统对 16384点采样数据进行处理,信号 频谱分辨率带宽RBW达到 30kHz。相同条件下,与FFr快速频谱算法相 比,采用Dvr设计 占用芯片资源 少,降低了设计成本。设计中采用NCOIPCore实时计算正弦和余弦样本,而不需要样本存储器,节省了 ROM资源。同时,系统采用流水线工作方式,每场数据处理时间为22ms,保证了系统的处理速度,实时性 较好。本系统已成功应用于实际工程之中。 关键词:现场可编程 (逻辑)门阵列;离散傅里叶变换 ;NCO模块;频谱分析 中图分类号:TN911.72 文献标识码:A 文章编号:1000-9787(2010)08-0113-04 Design andrealization0fDFT spectrum analysis system based0nFPGA CHEN Zhi.kun ,LISheng ,CHEN Tao 。W ANG Fu。bin ,SUN Xiao—lei (1.ComputerandAutomaticControlCollege,HebeiPolytechnicUniversity,Tangshan063009,China; 2.TianjinDeviserElectronicInstrumentCo.Ltd.Tianjin300113,China; 3.M echanicalEngineeringandAutomaticCoHege,NortheasternUniversity,Shenyang 110004,China; 4.SchoolofElectronicandInformationEngineering,TianjinUniversiyt,Tianjin300072,China;) Abstract:AdiscreteFouriertransform (DFr)spectrumanalysissystembasedonfieldprogrammablegatearrays (FPGA)hasbeendesignedandrealized.Thissystemdealwith16384pointssampleddata,signalspectralRBW reachto30KHz.ComparedwiththeFfTr.DFT algorithm occupieslesschipresourcesandreducesdesing cost.In thedesign,aNCO IPCoreisusedtocalculatetheSinandCosSamplesinsteadofsamplesmemory.Theentire desing adoptspipelinearchitecturetoensurethesystem ’Sspeedandreducethewasteoftime,processingtimeis 22ms.Thesystem hasbeensuccessfullyusedinpractical engineering. Keywords:fieldprogrammablegatearrays(FPGA);discreteFouriertransform(DFr);NCOmodule;specturm analysis 0 引 言

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档