电工学第二十章 门电路和组合逻辑电路汇
Evaluation only.
Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.
Copyright 2004-2011 Aspose Pty Ltd.;模拟信号:时间上和数值上均是连续的信号; 处理模拟信号的电路称为模拟电路。如整流电路、放大电路等,注重研究的是输入和输出信号间的大小及相位关系。;第20章 门电路和组合逻辑电路;20.2 基本门电路及其组合;220V;B;3. “非”逻辑关系; 由电子电路实现逻辑运算时,它的输入和输出信号都是用电位(或称电平)的高低表示的。高电平和低电平都不是一个固定的数值,而是有一定的变化范围。; 电平的高低一般用“1”和“0”两种状态区别,若规定高电平为“1”,低电平为“0”则称为正逻辑。反之则称为负逻辑。若无特殊说明,均采用正逻辑。;1. 二极管“与” 门电路;1. 二极管“与” 门电路;2. 二极管“或” 门电路;2. 二极管“或” 门电路;3. 晶体管“非” 门电路;;Y=A+B +C;例:根据输入波形画出输出波形;;20.3 TTL门电路;;;;20.3.2 TTL三态“与非”门电路;;;(4) 应用“与非”门构成“或”门电路;74LS00、74LS20管脚排列示意图;;20.5 逻辑代数;1. 常量与变量的关系;2. 逻辑代数的基本运算法则;;理解和区分客观世界的认知过程;20. 5. 3 逻辑函数的化简;例1:;;;最小项:; (2) 卡诺图;(3) 应用卡诺图化简逻辑函数;(3) 应用卡诺图化简逻辑函数;画出表示该逻辑函数的卡诺图;在卡诺图中,把函数中的最小项方格填“1” ;00;解:;20. 6 组合逻辑电路的分析与综合;20. 6. 1 组合逻辑电路的分析;例1:分析下图的逻辑功能;(2) 应用逻辑代数化简;Y= AB +AB;(1) 写出逻辑式; (2) 列逻辑状态表;20. 6. 2 组合逻辑电路的综合;例:有一T形走廊,在相会处有一吊灯, 在进入走廊的A、B、C 三地各有控制开关,都能独立进行控制。任意闭合一个开关,灯亮;任意闭合两个开关,灯灭;三个开关同时闭合,灯亮。试设计该电路。; (2) 根据逻辑状态表写最简逻辑表达式; (3) 根据逻辑表达式画逻辑图;组合逻辑电路设计步骤如下:; 例1:设计一个三人(A、B、C)表决电路。每人有一按键,如果赞同,按键,表示“1”;如不赞同,不按键,表示 “0”。表决结果用指示灯表示,多数赞同,灯亮为“1”,反之灯不亮为“0”。;(3) 用“与非”门构成逻辑电路;三人表决电路;例2:设计一个三变量奇偶检验器。
要求: 当输入变量A、B、C 中有奇数个同时为“1”时,输出为“1”,否则为 “0”。用“与非”门实现。; (4) 逻辑图;例 3: 某工厂有A、B、C 三个车间和一个自备电站,站内有两台发电机G1和G2。G1的容量是G2的两倍。如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。试画出控制G1和 G2运行的逻辑图。; 逻辑要求:如果一个车间开工,只需G2运行即可满足要求;如果两个车间开工,只需G1运行,如果三个车间同时开工,则G1和 G2均需运行。;(2) 由状态表写出逻辑式;(4) 用“与非”门构成逻辑电路;(5) 画出逻辑图;20. 7 加法器;20. 7 加法器;20. 7. 1 半加器 ;A B S C;20. 7. 2 全加器; Ai Bi Ci-1 Si Ci ;半加器构成的全加器;20. 8 编码器;20. 8. 1 二进制编码器;(1) 分析要求:
输入有8个信号,即 N=8,根据 2n ? N 的关系,即 n=3,即输出为三位二进制代码。;0 0 1; (3) 写出逻辑式并转换成“与非”式; (4) 画出逻辑图;将十进制数 0~9 编成二进制代码的电路; 列编码表:
四位二进制代码可以表示十六种不同的状态,其中任何十种状态都??以表示0~9十个数码,最常用的是8421码。; = I1+I9 I3 +I7 I5 +I7;画出逻辑图; 法二:;十键8421码编码器的逻辑图; 当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。;74LS4147 编码器功能表;例: 74LS147集成优先编码器(10线-4线);20.9 译码器和数字显示;状 态 表 ;写出逻辑表达式;逻辑图;例:利用译码器分时将采样数据送入计
原创力文档

文档评论(0)