实验二组合逻辑电路.pptVIP

  • 85
  • 0
  • 约2.02千字
  • 约 14页
  • 2017-05-27 发布于四川
  • 举报
实验二 组合逻辑电路 一、实验目的 1. 掌握组合逻辑电路的功能测试。 2. 验证半加器和全加器的逻辑功能。 3. 学会二进制数的运算规律。 二、实验设备及及器件 现代电子技术实验台 1套 器件: 74LS00 二输入端四与非门 3片 74LS86 二输入端四异或门 1片 三、实验原理 实现两个一位二进制数加法运算的电路称为半加器。若将A、B分别作为一位二进制数,S表示A、B相加的“和”,C是相加产生的“进位”,半加器的真值表如下: 半加器真值表 半加器逻辑图及其逻辑符号 1.半加器 2.全加器 对两个一位二进制数及来自低位的“进位”进行相加,产生本位“和”及向高位“进位”的逻辑电路称为全加器,真值表如下。 其中Ai、Bi分别是被加数、加数, Ci–1是低位进位,Si为本位全加 和,Ci为本位向高位的进位。 全加器真值表 由真值表直接写出逻辑表达式,化简得: 用2片74LS00组成图2.1 所示逻辑电路。为便于接线和 检查,在图中要注明芯片编号 及各引脚对应的编号。 (2) 图中 A、B、C接电平开关,Y1,Y2接发光管电平显示。 (3) 按表2.1要求,改变A、B、C的状态填表并写出 Y1,Y2 逻辑表达式。 三、实验内容及步骤 1. 组合逻辑电路

文档评论(0)

1亿VIP精品文档

相关文档