- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
时钟抖动测量课件
lingyuntian的个人空间copyBookmark/blog/691840个人博客好友专业论坛留言空间管理您的位置:?中国电子顶级开发网(EETOP)-电子设计论坛、博客、超人气的电子工程师资料分享平台???lingyuntian的个人空间???日志信号完整性分析基础系列之九——时钟的抖动测量与分析上一篇?/?下一篇??2011-04-11 15:02:36 / 个人分类:高速信号设计查看( 1347 )?/?评论( 0 )?/?评分(?0?/?0?)信号完整性分析基础系列之九??????????????——时钟的抖动测量与分析?????????????????????????????????????????张昌骏??美国力科公司深圳代表处??摘要:本文简要介绍了时钟的抖动定义、各种抖动的应用范围、抖动的分解和基于示波器的测量与分析方法。?关键词:时钟,抖动测量,抖动分析,相位噪声,实时示波器?时钟是广泛用于计算机、通讯、消费电子产品的元器件,包括晶体振荡器和锁相环,主要用于系统收发数据的同步和锁存。如果时钟信号到达接收端时抖动较大,可能出现:并行总线中数据信号的建立和保持时间余量不够、串行信号接收端误码率高、系统不稳定等现象,因此时钟抖动的测量与分析非常重要。?时钟抖动的分类与定义?时钟抖动通常分为时间间隔误差(Time Interval Error,简称TIE),周期抖动(Period Jitter)和相邻周期抖动(cycle to cycle jitter)三种抖动。TIE又称为phase jitter,是信号在电平转换时,其边沿与理想时间位置的偏移量。理想时间位置可以从待测试时钟中恢复,或来自于其他参考时钟。Period Jitter是多个周期内对时钟周期的变化进行统计与测量的结果。Cycle to cycle jitter是时钟相邻周期的周期差值进行统计与测量的结果。对于每一种时钟抖动进行统计和测量,可以得到其抖动的峰峰值和RMS值(有效值),峰峰值是所有样本中的抖动的最大值减去最小值,而RMS值是所有样本统计后的标准偏差。如下图1为某100M时钟的TIE、Period Jitter、Cycle to Cycle jitter的峰峰值和RMS值的计算方法。图1:三种时钟抖动的计算方法?时钟抖动的应用范围?图2:收发器TX端示意图在三种时钟抖动中,在不同的应用范围需要重点测量与分析某类时钟抖动。TIE抖动是最常用的抖动指标,在很多芯片的数据手册上通常都规定了时钟TIE抖动的要求。对于串行收发器的参考时钟,通常测量其TIE抖动。如下图2所示,在2.5Gbps的串行收发器芯片的发送端,参100MHz,锁相环25倍频到2.5GHz后,为Serializer(并行转串行电路)提供时钟。当参考时钟抖动减小时,TX输出的串行数据的抖动随之减小,因此,需要测量该参考时钟的TIE抖动。另外,用于射频电路的时钟通常也需测量其TIE抖动(相位抖动)。考时钟为?图3:共同时钟总线时序示意图在并行总线系统中,通常重点关注period jitter和cycle to cycle jitter。比如在共同时钟总线(common clock bus)中(如图3所示),完整的数据传输需要两个时钟脉冲,第一个脉冲用于把数据IO Buffer,第二个脉冲将数据锁存到接收芯片中,在一个时钟周期内让数据从发送端传送到接收端,当发送端到接收端传输延迟(flight time)过大时,数据的建立时间不够,传输延迟过小时,数据的保持时间不够;同理,当这一个时钟的周期值偏大时,保持时间不够;周期值偏小时,建立时间不够。可见,时钟周期的变化直接影响建立保持时间,需要测量period jitter和cycle to cycle jitter。关于共同时钟总线的时序分析的详细讲解,请参考Stephen H. Hall、Garrett W. Hall和James A. McCall写的信号完整性分析书籍:《High-Speed Digital System Design》。锁存到发送芯片的?另外一种常见的并行电路-源同步总线(Source Synchronous bus),通常也重点测量period jitter和cycle to cycle jitter。比如DDR2就属于源同步总线,在Intel?DDR2 667/800 JEDEC Specification Addendum规范中定义了时钟的抖动测试包括周期抖动和相邻周期抖动,分别如表格1中tJIT(per)和tJIT(cc),此外,还需要测量N-Cycle jitter,即N个周期的相邻周期抖动,比如表格1中tERR(2per)是连续2个周期的周期值与下2个周期的周期值的时间差,tERR(3per)是3个周期
您可能关注的文档
- 日立空调调试规程XIN.ppt
- 1-1电路.ppt
- 旦多淼公司生产管理.doc
- 1-2.2016年度土建施工员机考(含答案).docx
- 旧房改造施工组织设计.doc
- 日照二中中学道德讲堂刘玳君.ppt
- 日间手术的概要.ppt
- 旧民主主义革命时期基本史实课件.doc
- 日本第八代原型画法省道转移和及应用.ppt
- 1-2009-操作系统概述.ppt
- Unit 6 Surprising Plants Exploring and Using 说课稿-2024-2025学年高中英语重大版(2019)必修第一册.docx
- 3口耳目手足课件-2024-2025学年一年级上册语文统编版(2024).pptx
- 4我爱学语文(课件)2024-2025学年统编版语文一年级上册 (1).pptx
- 3 我是小学生(课件)2024-2025学年统编版语文一年级上册.pptx
- 第9课 古代的商路、贸易与文化交流说课稿--2023-2024学年高中历史统编版(2019)选择性必修三文化交流与传播.docx
- 2金木水火土(作业设计方案)2024-2025学年统编版语文一年级上册.docx
- 2025年新改版教科版五年级下册科学全册知识点(重点版).pdf
- 1 天地人(教学设计)-2024-2025学年统编版语文一年级上册 (1).docx
- Unit3电子说课稿2024-2025学年牛津译林版英语八年级上册.docx
- 2 我爱我们的祖国 教学设计-2024-2025学年语文一年级上册统编版 (1).docx
文档评论(0)