FPGA片上可编程系统设计__时钟资源.pptVIP

  • 1
  • 0
  • 约1.61千字
  • 约 22页
  • 2017-06-08 发布于湖北
  • 举报
FPGA片上可编程系统设计__时钟资源

二、FPGA硬件资源及工作原理 --FPGA的时钟资源 混合模式时钟管理器(MMCM)。 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 混合模式时钟管理器(MMCM)原语 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 混合模式时钟管理器(MMCM)原语 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 MMCM的时钟输入 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 MMCM的应用模型-时钟去偏斜 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 MMCM的应用模型-0延迟 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 MMCM的应用模型-MMCM的级联 何宾 Tel: email: 高等教育出版社 北京中教仪装备技术有限公司 高教社XILINX SOC竞赛培训系列课程 FPGA System Design Primer 北京中教仪装备技术有限公司 FPGA片上可编程系统设计 二、FPGA硬件资源及工作原理 --FPGA的时钟资源 区域(Region):每个FPGA器件被分为多个区域,不同型号的期间区域数量不同。每个区域高度40个CLB。 全局时钟 (GLOBAL CLOCK):每个V6-FPGA有32个全局时钟线,它们给整个

文档评论(0)

1亿VIP精品文档

相关文档