第6章 异步时序逻辑电路yjq.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 异步时序逻辑电路yjq

二进制流程表给出了激励状态、输出函数与输入变量、二次状态之间的关系。根据流程表可作出激励状态、输出函数的卡诺图,化简后即可得到激励状态和输出函数的最简表达式。 四、确定激励函数和输出函数 电平异步时序逻辑电路 例 求如下流程表的激励函数和输出函数最简表达式。 二次状态 y 激励状态Y 输出 Z x2x1=00 x2x1=01 x2x1=11 x2x1=10 00 00 11 10 00 0 01 00 11 01 01 0 11 00 11 11 01 0 10 00 11 10 00 1 电平异步时序逻辑电路 * 二次状态 y 激励状态Y 输出 Z x2x1=00 x2x1=01 x2x1=11 x2x1=10 00 00 11 10 00 0 01 00 11 01 01 0 11 00 11 11 01 0 10 00 11 10 00 1 根据二进制流程表可作出Y2、Y1和输出Z的卡诺图如图所示。 00 01 11 10 X2X1 y2y1 00 01 11 10 1 1 1 1 1 1 1 电平异步时序逻辑电路 * 二次状态 y 激励状态Y 输出 Z x2x1=00 x2x1=01 x2x1=11 x2x1=10 00 00 11 10 00 0 01 00 11 01 01 0 11 00 11 11 01 0 10 00 11 10 00 1 00 01 11 10 X2X1 y2y1 00 01 11 10 1 1 1 1 1 1 1 1 电平异步时序逻辑电路 * 二次状态 y 激励状态Y 输出 Z x2x1=00 x2x1=01 x2x1=11 x2x1=10 00 00 11 10 00 0 01 00 11 01 01 0 11 00 11 11 01 0 10 00 11 10 00 1 00 01 11 10 X2X1 y2y1 00 01 11 10 1 1 1 1 电平异步时序逻辑电路 6.3.2电平异步时序逻辑电路设计举例   例 用与非门设计一个单脉冲发生器。 单脉冲发生器是一种在系统调试、维修、测试中常用的逻辑电路,主要用来控制系统运行于单步工作状态。 电平异步时序逻辑电路 该电路有两个输入端x1、x2 和一个输出端Z。 x2接时钟脉冲源,x1接手动控制按钮。 当不按下按钮(x1=0)时,x2端的脉冲被封锁,输出Z为0,无脉冲输出; 当按下按钮并释放(x1由0→1再由1→0)之后,输入端x2出现的第一个完整脉冲被送至输出端Z,即用手启动一次,输出一个完整脉冲。 电路规定每启动一次,必须在输出一个完整脉冲后才可再次启动 电平异步时序逻辑电路 t0 t1 t2 t3 t4 t5 t6 t7 t8 t9 t10 t11 t12 X2 X1 Z ① ② ① ③ ④ ⑤ ⑥ ① ② ③ ④ ① ⑦  (1)建立原始流程表  根据题意可作出典型输入、输出时间图并设立状态如下。 电平异步时序逻辑电路 此后,电路将重复此过程,实现每启动一次,输出一个完整脉冲的功能。 电平异步时序逻辑电路 t0 t1 t2 t3 t4 t5 t6 t7 t8 t9 t10 t11 t12 X2 X1 Z ① ② ① ③ ④ ⑤ ⑥ ① ② ③ ④ ① ⑦ 电平异步时序逻辑电路 二次状态 y2y1 激励状态Y2Y1/输出Z x2x1=00 x2x1=01 x2x1=11 x2x1=10 1 2 3 4 5 6 7 1/0 3/0 4/0 6/0 5/0 2/0 7/1 3/0 2/0 1/0 4/0 3/0 6/0 4/0 5/0 6/0 1/d 7/d d/d d/d d/d d/d d/d d/d d/d d/d d/d d/d 根据时间图中设立的状态建立原始流程表 由于问题中规定每启动一次,必须输出一个完整脉冲后才能再次启动。所以 处在稳态⑤时输入取值不允许从10→11 处在稳态⑥时输入取值不允许从00→01 处在稳态⑦时输入取值不允许从10→11 故在流程表上的相应位置填入任意状态和任意输出“d” 电平异步时序逻辑电路 2 3 4 5 6 7 1 2 3 4 5 6 ? 1,6 1,6 2,5 2,5 1,6 2,7 1,6 2,5 1,6 2,7 ? ? ? ? 5,7 5,7 ? ? ? 1,6 ? 1,6  (2)状态化简 电平异步时序逻辑电路 2 3 4 5 6 7 1 2 3 4

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档