- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章数字频率合成器的设计分析
第4章 数字频率合成器的设计
随着通信、雷达、宇航和遥控遥测技术的不断发展,对频率源的频率稳定度、频谱纯度、频率范围和输出频率的个数提出越来越高的要求。为了提高频率稳定度,经常采用晶体振荡器等方法来解决,但它不能满足频率个数多的要求,因此,目前大量采用频率合成技术。
频率合成是通信、测量系统中常用的一种技术,它是将一个或若干个高稳定度和高准确度的参考频率经过各种处理技术生成具有同样稳定度和准确度的大量离散频率的技术。频率合成的方法很多,可分为直接式频率合成器、间接式频率合成器、直接式数字频率合成器( DDS)。直接合成法是通过倍频器、分频器、混频器对频率进行加、减、乘、除运算,得到各种所需频率。该方法频率转换时间快(小于100ns),但是体积大、功耗大,目前已基本不被采用。
锁相式频率合成器是利用锁相环(PLL)的窄带跟踪特性来得到不同的频率。该方法结构简化、便于集成,且频谱纯度高,目前使用比较广泛。
直接数字频率合成器(Direct Digital Frequency Synthesis简称: DDS)是一种全数字化的频率合成器,由相位累加器、波形ROM,D/A转换器和低通滤波器构成,DDS技术是一种新的频率合成方法,它具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等优点。但合成信号频率较低、频谱不纯、输出杂散等。
这里将重点研究锁相式频率合成器。本章采用锁相环,进行频率合成器的设计与制作。
4.1 设计任务与要求
1.设计任务:利用锁相环,进行频率合成器的设计与制作
2.设计指标:
(1)要求频率合成器输出的频率范围f0为1kHz~99kHz;
(2)频率间隔(f 为1kHz;
(3)基准频率采用晶体振荡频率,要求用数字电路设计,频率稳定度应优于10-4;
(4)数字显示频率;
(5)频率调节采用计数方式。
3.设计要求:
(1)要求设计出数字锁相式频率合成器的完整电路。
(2)数字锁相式频率合成器的各部分参数计算和器件选择。
(3)画出锁相式数字频率合成器的原理方框图、电路图
(4)数字锁相式频率合成器的仿真与调试。
4.制作要求:
自行装配和调试,并能发现问题解决问题。测试主要参数:包括晶体振荡器输出频率;1/M分频器输出频率;1/N可编程分频器的测试;锁相环的捕捉带和同步带测试。
5.课程设计报告要求。
写出设计与制作的全过程,附上有关资料和图纸,有心得体会。
6.答辩要求
在规定的时间内,完成叙述,并回答提问。
4.2 频率合成器的组成及工作原理
频率合成器是现代通信设备的重要组成部分,频率合成技术是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。锁相式频率合成器, 其优点是可以实现任意频率和带宽的频率合成, 具有极低的相位噪声和杂散。是目前应用最为广泛的一种频率合成方法。
4.2.1 数字锁相式频率合成器的组成
数字锁相式频率合成器根据信道间隔和工作频率可分为间接式频率合成器和吞脉冲式频率合成器。
(1)基本单环锁相频率合成器
如图4.2.1所示是一个典型的基本单环锁相频率合成器的原理图。它由参考振荡源、参考分频器一个典型的频率合成器主要由鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)和可编程分频器组成。
图4.2.1 基本单环锁相频率合成器组成框图
它仅在锁相环的反馈支路中插入一个可编程控制的分频器(N)。信号源产生一个标准的参考信号源, 输出频率为fI, 经过R 次分频后, 得到频率为fR的参考脉冲信号。 且f r = f i/ R , f r 加至鉴相器。另一方面, 压控振荡器产生频率为f 0 的信号, 并经过可变分频器的N 次分频后获得反馈信号, 频率为f N 。鉴相器输出相位误差信号, 经过环路滤波器后, 送到压控振荡器, 调整其输出频率f o , 在环路锁定时,鉴相器两输入的频率相同,同时压控振荡器输出经N次分频后得到频率为fN的脉冲信号,它们通过鉴相器进行比相。当环路处于锁定状态时,fR = fN = fo /N,则:。
显然,只要改变分频比N,即可达到改变输出频率fo的目的,从而实现了由fR合成fo的任务。在该电路中,输出频率点间隔(f=fR。
这样,环中带有可变分频器的PLL就提供了一种从单个参考频率获得大量频率的方法。环中的除N分频器用可编程分频器来实现,这就可以按增量fr来改变输出频率。这是组成锁相频率合成的一种最简便的方法。
(2)变模分频锁相频率合成器
变模分频锁相频率合成器也称吞脉冲式数字锁相频率合成器。在基本的单环锁相频率合成器中,VCO的输出频率是直接加在可编程分频器上的。目前可编程分频器还不能工作到很高的频率,这就限制
文档评论(0)