种用于高速ADC的采样保持电路的设计.PDFVIP

种用于高速ADC的采样保持电路的设计.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
种用于高速ADC的采样保持电路的设计

一 种用于高速 ADC的采样保持 电路的设计 林佳 明,戴庆元,谢詹奇,倪丹 (上海交通大学 微纳科学技术研究院,上海 200030) 摘要:设计 了一个用于流水线模数转换器 (pipelinedADC)前端的采样保持电路。该 电路采 用电容翻转型结构,并设计 了一个增益达到 100dB,单位增益带宽为 1GHz的全差分增益 自举跨 导运算放大器 (OTA)。利用 TSMC0.25 m CMOS工艺,在 2.5V的 电源 电压下,它可以在 4BS 内稳定在最终值的0.05%内。通过仿真优化,该采样保持 电路可用于 10位 ,100MS/s的流水线 ADC中。 关键词 :采样保持 电路 ;增益 自举跨导运算放大器;流水线模数转换器 中图分类号 :TN432 文献标识码 :A 文章编号 :1003.353X (2008)02.0179.04 DesignofSample—HoldCircuitforHigh—SpeedADC LinJiaming,DaiQingyuan,XieZhanqi,NiDan (ResearchInstituteofMicro/Nano ScienceandTechnology,ShanghaiJiaoTongUniversity,Shanghai200030,China) Abstract:A sample—hold (S—H)circuitf0rthefront—endedpipelinedanalog—to—digitalconverter(ADC) waspresented.Capacitorflip.aroundarchitecturewasusedintheS.H circuit.A ful1differential gain.boosted operationaltrans—conductanceamplifier(OTA)wasalsodesignedwith100dBgainand1GHzunitgain bandwidthshowedintheBodeplotmeasurements.Thecircuitsettlesinlessthan4nsatthefinal valueof 0.05% usingthe TSMC 0.25 ktm CMOS processat2.5 V .W ith optimization,the S—H circuitcan be adoptedin 10bit.100MS/spipelinedADC. Keywords:sample—holdcircuit;gain—boostedOTA;pipelinedADC EEACC:1265H 大器的结构以及对其性能产生影响的因素和采样保 0 引言 持电路的结构 ,最后给出了仿真结果。 近年来 ,随着数字信号处理技术的迅猛发展 , 1 OTA的设计 数字信号处理技术广泛地应用于各个领域 。因此对 作为模拟 和数 字系统之 间桥梁 的模 数转换 器 (ADC)的性能也提 出了越来越高的要求。低 电压 1.1 OTA结构 高速 ADC在许多的电子器件的应用 中是一个关键 在2.5V的电源 电压下,虽然套筒式共源共栅 部分。由于其他结构诸如两步快闪结构或内插式结 结构具有高速 、高频、低功耗的特点 J,但由于套 构都很难在高输入频率下提供低谐波失真 ,因此流 筒式结构的输 出摆幅低 ,不太适合低压下的设计。 水线结构在高速低功耗 的ADC应用 中也成为一个 因此折叠式共源共栅 的运放 结构是一个较好 的选 比较常用 的结构。 择 ,如图 1(a)所示。由于该 OTA将用于闭环结 作为流水线 ADC前端 的采样保持电路是整个

文档评论(0)

ldj215322 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档