实验5数字锁相环与位同步.pptVIP

  • 36
  • 0
  • 约2.1千字
  • 约 9页
  • 2017-06-16 发布于湖北
  • 举报
实验5数字锁相环与位同步资料

实验五 数字锁相环与位同步 1. 掌握数字锁相环工作原理。 2. 掌握用数字环提取位同步信号的原理及对信息代码的要求。 3. 掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。 一、 实验目的 1. 观察数字环的失锁状态、锁定状态。 2. 观察数字环锁定状态下位同步信号的相位抖动现象及相位抖动大小与固有频差、信息代码的关系。 3. 观察数字环位同步器的同步保持时间与固有频差之间的关系。 二、 实验内容 锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的;此外,环路组成部件也全用数字电路实现,故而这种锁相环就称之为全数字锁相环(简称DPLL)。 数字锁相环主要由相位参考提取电路、晶体振荡器、分频器、相位比较器、脉冲补抹门等组成。分频器输出的信号频率与所需频率十分接近,把它和从信号中提取的相位参考信号同时送入相位比较器,比较结果示出本地频率高了时就通过补抹门抹掉一个输入分频器的脉冲,相当于本地振荡频率降低;相反,若示出本地频率低了时就在分频器输入端的两个输入脉冲间插入一个脉冲,相当于本地振荡频率上升,从而达到同步。 三、 基本原理 全数字锁相环的基本工作过程如下: (1) 设输入信号 Ui(t) 和本振信号(数字压控振荡器输出信号)

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档