可控加法器的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可控加法器的设计

题 目:可控加法器的设计 指导教师:曾 洁 学 生:李啟荣 完成时间:2012. 5. 25 可控加法器的设计 设计目的: 利用74x283为基本构造模板,设计一个8位可控加法器,输入为8位数据A、B、CIN,以及控制信号S0、S1,输出和为S。 使其实现功能: S0 S1 S 0 0 B+A’+CIN 0 1 B+A +CIN 1 0 A’+CIN 1 1 B’+CIN 分析、推导及设计方法: 整体思路 先用74x283设计一个8位加法器,分别计算B+A’和B+A,再把这两个得到的和与A’、B’通过多路复用器进行选择,因为每一种情况都要加CIN,所以最后把CIN和多路复用器的选择结果再通过一个8位加法器,最后输出结果S。 方框图为: B 8位加法器 多路复用器 8位加法器 S A B、A CIN 2、具体部分: a.8位加法器 由于是要用74x283构造8位的加法器,而74x283是一个4位的加法器,所以需要把2个74x283芯片级联构成一个8位加法器。构造时把第一片283的进位输出C4连接到第二片的进位输入C0上,然后把第一片的C0接低电平;接入A、B、CIN输入时,第四位依次接到第一个芯片,高四位接到第二个芯片。 b.多路复用器 由于需要的多路复用器的输入时4输入32位,要选择的是其中的一个输入,可以用75x153构造,74x153是一个2输入4位的多路复用器,可以通过使每片的两个使能端同时有效,让每片处理一个输入中的两位,用四片74x153,让它们的控制端分别由控制信号S0、S1控制。 c.8位取非电路 由于输入为A、B、CIN,当用到A’、B’时,需要取非,因为采用总线输入方式,故需要对总线内每个值取非,所以设计了not3这个取非模板。 三、电路图: 1、整体电路图: 其中的8bitadder是设计的8位加法器模板,mux是多路复用器模板,not3是8位取非模板。 多路复用器(整体电路图中名为mux) 3、 8位加法(整体电路图中名为8bitadder): 4、 8位非门(整体电路图中名为 not3): 四、仿真结果: 输入: A[7..0]B[7..0]CIN[7..0]控制信号: S0S1分别为00、01、10、11 对应输出分别为: Sum[7..0]Sun[7..0] Sum[7..0]Sun[7..0] 五、结论: 设计的电路达到了最初设计目的,能够进行8位数据的可控加法,同时通过仿真得到的仿真结果与理论得到的值相符合,说明设计的电路正确。 六、参考资料: John F.Wakerly著的《数字设计--原理与实践》第四、六章内容。

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档