用SOC设计芯片流程.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用SOC设计芯片流程.pdf

用SoC 设计芯片流程 用SoC 技术设计系统芯片,一般先要进行软硬件划分,将设计基本分为两部分:芯片硬件 设计和软件协同设计。芯片硬件设计包括: 1.功能设计阶段。 设计人员产品的应用场合,设定一些诸如功能、操作速度、接口规格、环境温度及消耗功率 等规格,以做为将来电路设计时的依据。更可进一步规划软件模块及硬件模块该如何划分,哪些 功能该整合于SOC 内,哪些功能可以设计在电路板上。 2.设计描述和行为级验证 功能设计完成后,可以依据功能将SOC 划分为若干功能模块,并决定实现这些功能将要使 用的IP 核。此阶段将接影响了SOC 内部的架构及各模块间互 动的讯号,及未来产品的可靠性。决定模块之后,可以用VHDL 或Verilog 等硬件描述语言 实现各模块的设计。接着,利用VHDL 或Verilog 的电路仿真器,对设计进行功能验证 (functionsimulation,或行为验证 behavioral simulation)。注意,这种功能仿真没有考虑 电路实际的延迟,但无法获得精确的结果。 3.逻辑综合 确定设计描述正确后,可以使用逻辑综合工具 (synthesizer)进行综合。综合过程中,需 要选择适当的逻辑器件库 (logic cell library),作为合成逻辑电路时的参考依据。硬件语言 设计描述文件的编写风格是决定综合工具执行效率的一个重要因素。事实上,综合工具支持的 HDL 语法均是有限的,一些过于抽象的语法只适于做为系统评估时的仿真模型,而不能被综合工 具接受。逻辑综合得到门级网表。 4.门级验证 (Gate-Level Netlist Verification) 门级功能验证是寄存器传输级验证。主要的工作是要确认经综合后的电路是否符合功能需求, 该工作一般利用门电路级验证工具完成。注意,此阶段仿真需要考虑门电路的延迟。 5.布局和布线 布局指将设计好的功能模块合理地安排在芯片上,规划好它们的位置。布线则指完成各模块 之间互连的连线。注意,各模块之间的连线通常比较长,因此,产生的延迟会严重影响SOC的性 能,尤其在0.25 微米制程以上,这种现象更为显著。

文档评论(0)

尐丶丑 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档