超高速Flash ADC集成电路设计.pdfVIP

  • 433
  • 1
  • 约9.96万字
  • 约 59页
  • 2017-07-03 发布于上海
  • 举报
超高速FlashADC集成电路设计毕业论文

摘 要  摘 要 随着半导体技术的发展,模数转换器 (Analog to Digital Converter, ADC)作为模 拟与数字接口电路的关键模块,对性能的要求越来越高。为了满足这些要求,模数转 换器正朝着低功耗、高分辨率和高速度方向快速发展。在磁盘驱动器读取通道、测试 设备、纤维光接收器前端和日期通信链路等高性能系统中,高速模数转换器是最重要 的结构单元。因此,对模数转换器的性能,尤其是速度的要求与日俱增,甚至是决定 系统性能的关键因素。 在分析各种结构的高速模数转换器的基础上,本文设计了一个分辨率为 6 位,采 样时钟为 1GS/s 的超高速模数转换器。本设计采用的是最适合应用于超高速 A/D 转 换器的全并行结构,整个结构是由分压电阻阶梯,电压比较器,数字编码电路三部分 组成。在电路设计过程中,主要从以下几个方面进行分析和改进:采用了无采样/保 持电路的全并行结构;在预放大电路中,使用交叉耦合对晶体管作为负载来降低输入

文档评论(0)

1亿VIP精品文档

相关文档