- 1、本文档共183页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 Blackfin硬件开发和主要外设
ADSP-BF533处理器内部框图 3-* 3.5.2 PPI的工作模式 3-* PPI 通用模式图 3-* 通用输入/输出 模式 单帧同步模式(FS1) 可以作为数据传送应用 可以用于无限数据的捕捉 3帧同步模式(FS1、FS2、FS3) 可以作为视频I/O 帧同步产生于处理器的帧捕捉模式 这两种模式在PPI_CONTROL 寄存器中设置 3-* 通用输入模式 3-* 单帧同步输入模式 1. PPI_CLK、PPI_FS1、PPI_DATA作为输入信号 2. 可控延迟寄存器(PPI_DELAY)输入一个延迟时间在对FS1设置后,就可以进行数据发送 3. 计数寄存器(PPI_COUNT)保持PPI将要传送的数据数 4. PPI_COUNT 在无限捕捉模式下将被禁止 3-* 3帧同步输入模式 1) PPI_CLK、PPI_FS1/2/3、PPI_DATA为输入信号 2)同时将PPI_FS1、PPI_FS2、PPI_FS3设为低电平则帧同步开始 3-* 通用输入模式——帧捕捉 3-* 帧捕捉输入模式 1) PPI_CLK、PPI_DATA为输入信号 2) PPI_FS1、PPI_FS2为输出信号 3) PPI_FRAME 寄存器设置每线路的数量 3-* 通用PPI 输出模式 3-* 单帧同步输出模式 1) PPI_CLK为输入信号 2) PPI_DATA、 PPI_FS1为输出信号:定时器1用于对FS1的定时 3) FS1有效到PPI_DELAY开始期间有一个周期的延迟 4)计数寄存器保持有PPI输出的数据数 3-* 3帧同步输出模式 1)PPI_CLK为输入信号 2) PPI_FS1、PPI_FS2、PPI_FS3、PPI_DATA为输出信 号: — 利用定时器1对FS1定时 — 利用定时器2对FS2定时 — FS3的切换与FS1的一致 3-* 3.5.3 ITU-656简介 3-* ITU-601简介 ITU-601:用于数字编码信号 视频编码: RGB是一种直接的格式,但通道间有很高的关联性 YCrCb 没有通道间的关联性 8位或10位的量子化 NTSC和PAL的每条连路有720象素 PPI的3个帧同步模式就支持ITU-601 3-* ITU-656简介 ITU-656: 定义了外部接口和数据流 并行位和串行位模式:PPI只支持并行位模式 27MHZ的时钟,8~10个数据线路 嵌入硬件信号线,没有额外的硬件线路要求 支持间隔的、渐进的格式 有些OEMs也支持虚拟的ITU-656 3-* PPI ITU-656模式 ITU-656输入(3种模式) 1. 整场模式:整个比特流都读入PPI,包括活动视频、控制字节序列以 及辅助数据; 2. VBI模式:仅在控制字节序列中的V=1是数据才传输; 3. 活动视频模式:当仅对一个活动视频部分感兴趣,而不是其他的空白间隔时,就使用这种模式; ITU-656输出:这种模式通过PPI从内存输出流操作。 3-* ITU-656的前同步 前同步信号保持有同步指示器:VSYNC、HSYNC、Field 包含有保护位:P0~P3 在输出模式中用户必须建立所有的前同步编码 一般来说,8位的总线是为一般用户设立的,而10位总线是为特殊用户的 3-* PPI ITU-656的输入模式 3-* PPI ITU-656的输出模式 3-* 3.5.4 PPI存储-映射寄存器 3-* PPI 控制寄存器 3-* PPI 状态寄存器 3-* 线路控制寄存器 3-* 线路状态寄存器 3-* 中断使能寄存器 -非DMA 模式:必须通过中断方式和查询方式进行通信 -DMA模式:可以通过发送DMA通道与接收DMA通道进行通信 3-* SPORT 引脚 管 脚 描 述 DTxPRI 发送数据 DTxSEC 发送数据 DRxPRI 接收数据 DRxSEC 接收数据 TCLKx 发送时钟 RCLKx 接收时钟 TFSx 发送帧同步 RFSx 接收帧同步 3-* SPORT 框图 3-* SPORT 框图 3-* SPORT发送/接收寄存器与FIFO 对SPORTx_TX做写操作就是对发送FIFO进行写操作,读则会引起PAB 总线错误。 发送FIFO 数据的操作是由TXSE位和SLEN位决定的。 读SPORRx_RX就是读接收FIFO 操作,写则会引起PAB 总线错误。 接收FIFO 数据的操作是由RXSE位和SLEN位决定的。 3-*
您可能关注的文档
最近下载
- 高压电缆施工方案.pdf VIP
- ISO 55001-2024 资产管理—资管理体系—要求(中文版-雷泽佳翻译-2024).docx
- 拜厄钢琴基本教程.pdf
- 形考任务三咖啡店无线上网.docx VIP
- 2023-2024苏教版小学数学6六年级(上册)期末检测试卷【7套】 .pdf VIP
- 2023年山东农业工程学院公共课《中国近代史纲要》期末试卷A(有答案).docx VIP
- 八下Unit 4 Why don't you talk to your parents? 单元作业设计.pdf
- DB54T 0424-2024 公共数据 数据开放共享管理规范.pdf
- 2024年人教版二年级(上)期末测试数学试题(含答案).pdf VIP
- 鱼跃制氧机8F-5AW说明书.doc
文档评论(0)