浅谈软件无线电和网络技术发展.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浅谈软件无线电和网络技术发展

浅谈软件无线电和网络技术发展摘要 文章从软件无线电的现状提出问题,然后根据现有技术分析了软件无线电结构,以及网络平台的信号设计技术 关键词 软件无线电 网络 ADSP 中国分类号:TN915.853 文献标识码:A 文章编号:1003-8809(XX年,一种基于交换网络的结构被提出,该结构的主要优点就是各功能单元耦合比较独立,具有很好的可扩展性和通用性,硬件平台模块的增减对其自身的影响不是很大。这种新型结构具有很大的发展前途,无论是A\D、D\A转换器件和DDC/DUC上下变频器与交换网络的连接,DSP、基带信号处理器(BBP)等与交换网络的连接,还是监控单元和控制单元与交换网络的连接,都是通过一个适配器来实现。所以适配器成为交换网络结构的核心器件之一,它的性能直接影响整个交换网络的性能。事实上,在交换网络结构的基础上可引入ADI公司推出的SHARC结构,ADSPSHARCLINK PORT中有大量的双口RAM和并行处理接口,片内大量共享存储器,支持DMA传输,因此可方便地构成无缝连接的多片并行处理系统,此为新型的交换网络结构,在交换网络的基础上做了进一步改进,将AD-SP SHARC芯片与TI公司的DSP芯片结合,充分发挥它们各自的优势,最大程度地提高系统的综合性能 三、ADSP信号发生器设计与实现 数字通信信号发生器系统分为微型计算机模块和波形产生模块,其中微型计算机为通用计算机或PC,波形发生模块为设计的信号发生板卡。通用微型计算机首先根据用户输入的参数。分别产生各种类型的数字调制信号和高斯窄带白噪声及各种类型的干扰信号。然后将数据通过USB接口传送到信号发生板卡。信号发生板卡再通过波形产生控制器循环取出通信波形存储器和干扰/噪声存储器中的数据,最后通过DAC产生连续的数字通信信号波形 硬件设计中的DSPI为整个系统的核心,可直接和微型计算机通信,并且控制着DSP2的加载和运行。DSPl的加载方式为BMODE 01方式,从外部Flash Jil载:DSP2为BMODE 10方式,通过Slave SPI接口加载。DSPl首先接收微型计算机通过USB接口传送的波形数据包,并将数据包中的通信波形或通信环境波形数据以MDMA方式传送到通信/通信信号环境波形数据存储器(sDRAM1)。同时将噪声数据以SPI MDA方式传送到DSP2的内部RAM中,然后在DSP2接收后,将噪声/干扰数据以MDMA方式分别存储到噪声/干扰数据存储段(SDRAM2)内。DSPl通过SPI非DMA方式传送信噪比/干信比参数到DSF2的内部RAM中。其中通信数据的高位(D15)为基带码流数据,D14为同步信号,用于测试基带码流 系统中,所有波形参数的采样频率为IOMHz,数据容量为16 Mxl6位,可存储1.5秒钟的波形数据。数据有效位数为14位。DSPl通过PPIDMA方式直接从SDRAMl中循环读取通信波形数据传送给DACl,产生通信波形。DSP2利用程序产生随机地址,得到MDAM0的起始地址,然后将存储的噪声波形数据从SDRAM2中读入DSP2内部RAM中,并且根据信噪比在内部RAM中进行幅度加权,然后通过PPI DMA传送给DAC2,产生噪声波形。若包含干扰信号,DSP2需要通过MD―MAl将干扰数据读入内部RAM,并根据干信比在内部RAM中进行幅度加权,然后和噪声叠加,再通过PPI DMA输出到DAC2来产生干扰与噪声的混合波形。其中PPI时钟PPI―CLK信号均由各DSP的定时器产生 两个DAC的位数是14位。并且设置为4倍插值方式。即DAC输入数据率为IOMSPS,输出转换速率为40MSPS。DAC转换需要的时钟与PPLCLK共用,DAC连接在BF533PPI总线的低14位PPII3~PPl0基带码流通过DSPl的PPll5引脚输出,同步信号通过DSPl的PPll4~JI脚输出,经过74AC11244驱动输出波形 DAC输出的模拟信号后经过AD8054缓冲放大,再经信号和噪声合成后分为两路,可作为测试波形和信号源。若需要模拟通信信号环境,需要在微型计算机中计算多种信号的叠加数据,然后传送到通信/通信信号环境数据存储器(sDRAM1)中,其它过程均与通信方式相同。此模式下不能测试基带码流,但仍可测试同步信号。

文档评论(0)

docman126 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7042123103000003

1亿VIP精品文档

相关文档