Matrix DSP中断处理系统的设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CN43—1258/TP 计算机工程与科学 2012年第 34卷第 1期 ISSN 1OO7 130X COMPUTERENGINEERING SCIENCE Vo1.34。No.1.2O12 文章编号 :1007—13ox(2012)01—0064—05 MatrixDSP中断处理系统的设计与实现 DesignandImplementationofan Interrupter ProcessingSystem inM atrixDSPs 舒生亮,孙永节 ,万江华 SHU Sheng—liang,SUNYong-jie。WANJiang-hua (国防科学技术大学计算机学院,湖南 长沙 410073) (SchoolofComputerScience,NationalUniversityofDefenseTechnology,Changsha410073。China) 摘 要 :本文研究并实现 了一种快速响应 中断请求信号的中断处理系统。设计过程 中,在保证功能正 确的前提 下,尽量减小中断的延时开销 。本文硬件中断和软件 中断的处理机制相 同,中断嵌套机制非常灵 活。与传统的只有不可屏蔽 中断源能打断可屏蔽中断源的中断嵌套机制不 同,本文 中断处理系统只要是 优先级较高的中断信号就可以打断优先级较低的中断信号。这种机制简化 了控制逻辑 ,减少了中断延时 开销 ,使得延 时开销从传统的5拍缩短为 4拍 。 Abstract:Thispaperintroducsthemechanism ofaninterruptcontroller.Duringthedesignprocess, designersnotonlyneedtoensurecorrectfunctions,butalsoneedtominimizetheinterruptdelaycost. Therearenodifferencesbetweenthehardwareinterruptmechanism andthesoftwareinterruptmecha nism .Besides,theinterruptcontrollersupportsinterruptnestingandtheinterruptnestingmechanism is very simpleandflexible.Thecontrollogicissimplified and the interruptlatencyoverhead isreduced from 5clockcyclesto4clock cyclesforthisinterrupthandingmechanism. 关键词 :中断选择 ;中断处理 ;中断嵌套 Keywords:interruptselector;interrupthandling;interruptnesting doi:10.3969/j.issn.1007—13OX.2012.01.0ll 中图分类号:TP332.2 文献标识码 :A 中断请求信号。这样的选择结构非常灵活 ,可以满 1 引言 足更加复杂情况下 的中断处理需求 。当中断处理 单元检测到 中断请求信号时 ,CPU是否立刻 响应 当今 DSP技术飞速发展 ,对 DSP性能的要求 中断请求 ,需要根据具体情况而定 。当 CPU正在 也不断提高。在追求高速度 、高稳定、低功耗的同 响应一个 中断请求时,有一个更高优先级的中断请 时,对异步事件 的实时处理能力也提出较高要求 。 求发生 ,且全局 中断使能和局部 中断使 能都有效 , 中断正好满足 了处理器对异步事件实时处理功能 CPU将进入中断嵌套处理机制 ,以响应更加迫切 的要求 ,如 CPU 响应外设请求 、

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档